|
|
模拟电路+ S* Q0 P6 C( i; W, G* q% D
1、基尔霍夫定理的内容是什么?(仕兰微电子)
6 b6 O) Q* ^* m+ g* j2、平板电容公式(C=εS/4πkd)。(未知)( Y% w1 R. H! a# w) ~ S$ O' z
3、最基本的如三极管曲线特性。(未知)
* T/ D7 k1 C2 Z+ l+ u |4、描述反馈电路的概念,列举他们的应用。(仕兰微电子)
z, n2 \( p# t4 N5、负反馈种类(电压并联反馈,电流串联反馈,电压串联反馈和电流并联反馈);负反
3 G( |. B% U% T4 ~馈的优点(降低放大器的增益灵敏度,改变输入电阻和输出电阻,改善放大器的线性和非1 x& d7 s! `9 A" ~. i
线性失真,有效地扩展放大器的通频带,自动调节作用)(未知)
# B7 g! H8 G& \+ K6 i6、放大电路的频率补偿的目的是什么,有哪些方法?(仕兰微电子)1 E1 _1 R; j3 y0 ^; ]
7、频率响应,如:怎么才算是稳定的,如何改变频响曲线的几个方法。(未知)7 o, i ^% n1 c; v
8、给出一个查分运放,如何相位补偿,并画补偿后的波特图。(凹凸)5 v. \, n3 ?% J( T0 d# P5 q$ t
9、基本放大电路种类(电压放大器,电流放大器,互导放大器和互阻放大器),优缺/ Z# j2 i0 W- B ?6 ], M
点,特别是广泛采用差分结构的原因。(未知)6 w8 C8 m9 U' z+ S/ |
10、给出一差分电路,告诉其输出电压Y+和Y-,求共模分量和差模分量。(未知)* ?( x V6 f7 s" N$ T
11、画差放的两个输入管。(凹凸). P9 W1 [5 }" S2 A% x0 e
12、画出由运放构成加法、减法、微分、积分运算的电路原理图。并画出一个晶体管级的
9 Q; w, g$ x3 Y) H4 a9 E运放电路。(仕兰微电子)* l0 e$ c3 E( H/ n+ l
13、用运算放大器组成一个10倍的放大器。(未知)
6 x: A2 r) Q& P" G0 \9 q! \$ Q14、给出一个简单电路,让你分析输出电压的特性(就是个积分电路),并求输出端某点+ j* Q$ E' D: F* H0 e
的 rise/fall时间。(Infineon笔试试题)+ l9 \, c; Z' F7 {( q
15、电阻R和电容C串联,输入电压为R和C之间的电压,输出电压分别为C上电压和R上电0 A8 N- U% L, w
压,要求绘制这两种电路输入电压的频谱,判断这两种电路何为高通滤波器,何为低通滤1 |7 t" S8 O) } G# m; G! H6 b* F/ K; z
波器。当RC<<T时,给出输入电压波形图,绘制两种电路的输出波形图。(未知)
3 Y+ ^- x4 U. h# [% F, _! u8 c0 J' X16、有源滤波器和无源滤波器的原理及区别?(新太硬件)
) x" f2 B; G$ E8 D: u& c& E* s17、有一时域信号S=V0sin(2pif0t)+V1cos(2pif1t)+V2sin(2pif3t+90),当其通过低通、' F: `- j" D& A' M, o$ a
带通、高通滤波器后的信号表示方式。(未知)# _- g# ] U8 V4 z, H1 F" f# V9 E( d
18、选择电阻时要考虑什么?(东信笔试题)9 G F! M4 X, z1 m4 a' T6 K
19、在CMOS电路中,要有一个单管作为开关管精确传递模拟低电平,这个单管你会用P管
7 E3 h6 g6 i6 ~$ y还是N管,为什么?(仕兰微电子). p3 `3 B# ]0 F) l/ E
20、给出多个mos管组成的电路求5个点的电压。(Infineon笔试试题)
: W3 A( @ g3 I5 o5 c# U21、电压源、电流源是集成电路中经常用到的模块,请画出你知道的线路结构,简单描述0 l0 n4 B3 }# n
其优缺点。(仕兰微电子)
( F% v; ]( G7 x, k22、画电流偏置的产生电路,并解释。(凹凸)8 q, L* H8 R" ^& m! o3 K* P, d
23、史密斯特电路,求回差电压。(华为面试题). f8 y$ ?9 ?# K n4 j, ^
24、晶体振荡器,好像是给出振荡频率让你求周期(应该是单片机的,12分之一周期....)
% ~8 [+ c, n) @7 ~8 {* ^+ ~(华为面试题)6 k& X2 W' M) `! J7 }
25、LC正弦波振荡器有哪几种三点式振荡电路,分别画出其原理图。(仕兰微电子)
! n* I7 q0 J) ?. _6 {26、VCO是什么,什么参数(压控振荡器?) (华为面试题); g! S( g* p- ^! ]5 t, b
27、锁相环有哪几部分组成?(仕兰微电子)* @0 y& p" c, }; f, X0 q
28、锁相环电路组成,振荡器(比如用D触发器如何搭)。(未知)9 U c2 j, |) e/ ~3 o/ f3 G: V
29、求锁相环的输出频率,给了一个锁相环的结构图。(未知)* p* @9 V- I7 ^9 M
30、如果公司做高频电子的,可能还要RF知识,调频,鉴频鉴相之类,不一一列举。(未
3 c6 ?" o5 K+ H知)
i! K# ^, P; M4 l4 E; l4 E% u31、一电源和一段传输线相连(长度为L,传输时间为T),画出终端处波形,考虑传输线
! ?" N0 v$ r! |4 g" \# k无损耗。给出电源电压波形图,要求绘制终端波形图。(未知)
# ]) ^% a% L( T! I! _! x32、微波电路的匹配电阻。(未知)( C$ `) J* g8 L' s2 w: {4 z; }
33、DAC和ADC的实现各有哪些方法?(仕兰微电子)+ Y% C. m1 o! R6 `0 E" R2 Q& k/ b
34、A/D电路组成、工作原理。(未知)
$ G' w& E$ _, Z3 E) a35、实际工作所需要的一些技术知识(面试容易问到)。如电路的低功耗,稳定,高速如何
6 q7 E& Y; l' J( M; m' F2 o, o做到,调运放,布版图注意的地方等等,一般会针对简历上你所写做过的东西具体问,肯' e& H* G' j" G; R) l
定会问得很细(所以别把什么都写上,精通之类的词也别用太多了),这个东西各个人就. N6 H, a* Y& j8 u
不一样了,不好说什么了。(未知)/ V; R& f' a4 m' H" y' O. n" V: p( ^
0 o. P" {0 O6 B. F Z5 A2 h_______________________________________________________________________
, o8 j' h& B2 l( b 数字电路
7 K" A4 S$ X5 o% |6 w1、同步电路和异步电路的区别是什么?(仕兰微电子)4 K5 t1 E, Z3 G8 k3 r; D* a
2、什么是同步逻辑和异步逻辑?(汉王笔试)
; W% K6 O8 W: J N% y2 F, Q5 Q5 Q同步逻辑是时钟之间有固定的因果关系。异步逻辑是各时钟之间没有固定的因果关系。/ c2 t0 k$ C p- R$ M5 U, u
3、什么是"线与"逻辑,要实现它,在硬件特性上有什么具体要求?(汉王笔试) D# u4 {7 c0 P: u
线与逻辑是两个输出信号相连可以实现与的功能。在硬件上,要用oc门来实现,由于不用2 P7 F4 [/ y8 k: T( W
oc门可能使灌电流过大,而烧坏逻辑门。 同时在输出端口应加一个上拉电阻。
2 ~9 I4 e1 O, [8 r) `# L a( J1 \4、什么是Setup 和Holdup时间?(汉王笔试)
6 B$ `3 W2 _) L I, ^5、setup和holdup时间,区别.(南山之桥)
) Q6 ?0 E; ~2 M) j* S4 Z$ r8 p6、解释setup time和hold time的定义和在时钟信号延迟时的变化。(未知)
. K/ i+ }+ @9 ? r( D7、解释setup和hold time violation,画图说明,并说明解决办法。(威盛VIA
1 j( t% ? ]4 _9 a2003.11.06 上海笔试试题)
: p) ]( _9 f3 R2 m, aSetup/hold time 是测试芯片对输入信号和时钟信号之间的时间要求。建立时间是指触发6 _( Y* v! f* c% G' K8 g* Q3 H4 z
器的时钟信号上升沿到来以前,数据稳定不变的时间。输入信号应提前时钟上升沿(如上8 K: o0 x7 y R% ]7 r7 n9 B. ]
升沿有效)T时间到达芯片,这个T就是建立时间-Setup time.如不满足setup time,这个
$ l! l1 I9 h, g$ |& G% h! D6 S7 ?数据就不能被这一时钟打入触发器,只有在下一个时钟上升沿,数据才能被打入触发器。! l) X f& q6 @# y8 z
保持时间是指触发器的时钟信号上升沿到来以后,数据稳定不变的时间。如果hold time2 s2 L' X7 B- _0 T/ `! [' A
不够,数据同样不能被打入触发器。
3 q: Z& H. S! c( d }建立时间(Setup Time)和保持时间(Hold time)。建立时间是指在时钟边沿前,数据信
1 }& k8 A9 S0 p' }: v1 o% [3 Y0 ~- X号需要保持不变的时间。保持时间是指时钟跳变边沿后数据信号需要保持不变的时间。如
8 ~7 ~& G3 O6 p i6 o& G" r6 D. P果不满足建立和保持时间的话,那么DFF将不能正确地采样到数据,将会出现8 l d% j. c0 Z8 q
metastability的情况。如果数据信号在时钟沿触发前后持续的时间均超过建立和保持时$ \: d. m; v# v' Y& G/ j/ b' ^
间,那么超过量就分别被称为建立时间裕量和保持时间裕量。% U# ~- I, r7 i, }: }1 ]
8、说说对数字逻辑中的竞争和冒险的理解,并举例说明竞争和冒险怎样消除。(仕兰微
, o2 b5 H3 d3 i4 `7 F电子)! e& k( @9 N1 e3 c9 }( ^
9、什么是竞争与冒险现象?怎样判断?如何消除?(汉王笔试)
0 T9 n1 H6 ?. I! k在组合逻辑中,由于门的输入信号通路中经过了不同的延时,导致到达该门的时间不一致0 k3 h7 }, i& ~4 G- x) n
叫竞争。产生毛刺叫冒险。如果布尔式中有相反的信号则可能产生竞争和冒险现象。解决/ |& O n# n: C- c/ R. o" q
方法:一是添加布尔式的消去项,二是在芯片外部加电容。
; v0 G; I* f/ s. V) q' X' d1 Q; B10、你知道那些常用逻辑电平?TTL与COMS电平可以直接互连吗?(汉王笔试)
3 f8 r9 B$ i& G常用逻辑电平:12V,5V,3.3V;TTL和CMOS不可以直接互连,由于TTL是在0.3-3.6V之1 o2 s" P. Z9 D5 D; q. I$ G0 E
间,而CMOS则是有在12V的有在5V的。CMOS输出接到TTL是可以直接互连。TTL接到CMOS需* j. c6 }6 `0 b) M0 s
要在输出端口加一上拉电阻接到5V或者12V。; _! p/ X2 E1 L. K' y
11、如何解决亚稳态。(飞利浦-大唐笔试)
& k( _) O; I$ i0 z% j: U0 Y1 m亚稳态是指触发器无法在某个规定时间段内达到一个可确认的状态。当一个触发器进入亚
8 [7 ?2 H' F" Q' p: I稳态时,既无法预测该单元的输出电平,也无法预测何时输出才能稳定在某个正确的电平. c% R3 o: \ S+ e$ v$ @
上。在这个稳定期间,触发器输出一些中间级电平,或者可能处于振荡状态,并且这种无* [2 s, l# `; `8 U% o/ e) L
用的输出电平可以沿信号通道上的各个触发器级联式传播下去。0 s7 ^( _; A' J
12、IC设计中同步复位与 异步复位的区别。(南山之桥)
5 t8 X4 ~7 T- C& j8 T$ `- v/ S13、MOORE 与 MEELEY状态机的特征。(南山之桥)
; Z$ J+ z& Z& H2 }) A14、多时域设计中,如何处理信号跨时域。(南山之桥)
# m2 o# w9 { F5 Z+ t% _15、给了reg的setup,hold时间,求中间组合逻辑的delay范围。(飞利浦-大唐笔试)
5 n4 A9 c; S6 p/ P" m& ?7 |Delay < period - setup – hold, u ]' x8 S) a- o
16、时钟周期为T,触发器D1的建立时间最大为T1max,最小为T1min。组合逻辑电路最大延- R7 r; _" F. y3 J5 f
迟为T2max,最小为T2min。问,触发器D2的建立时间T3和保持时间应满足什么条件。(华
9 r; {& k7 U r' H! l1 C7 ]为)
5 s# z+ c; v$ \17、给出某个一般时序电路的图,有Tsetup,Tdelay,Tck->q,还有 clock的delay,写出决
3 c+ k, }7 _4 z' a定最大时钟的因素,同时给出表达式。(威盛VIA 2003.11.06 上海笔试试题)
: R/ {/ a/ S f6 w: t3 c$ ~18、说说静态、动态时序模拟的优缺点。(威盛VIA 2003.11.06 上海笔试试题)( S5 M0 U" n8 b
19、一个四级的Mux,其中第二级信号为关键信号 如何改善timing。(威盛VIA
! M. e* W- s! _; p5 P, `2003.11.06 上海笔试试题)" s$ L6 i K+ O8 _; r# `% k6 L
20、给出一个门级的图,又给了各个门的传输延时,问关键路径是什么,还问给出输入,
1 F5 e" I6 }' D: n0 k; F8 S, o使得输出依赖于关键路径。(未知)# @7 [. f0 I: E
21、逻辑方面数字电路的卡诺图化简,时序(同步异步差异),触发器有几种(区别,优! ?5 M2 y2 ]! V8 d
点),全加器等等。(未知)
/ s6 m! ^; k# K: x" h, o0 g22、卡诺图写出逻辑表达使。(威盛VIA 2003.11.06 上海笔试试题)
' ?+ c; Y! S9 m+ _# B4 N5 T0 I23、化简F(A,B,C,D)= m(1,3,4,5,10,11,12,13,14,15)的和。(威盛)
# j/ ^! N7 p! C( J( H; [# ?3 R6 n24、please show the CMOS inverter schmatic,layout and its cross sectionwith P-
. K& ^3 [8 s+ R6 R5 S$ w4 W5 L" Y6 ~) Awell process.Plot its transfer curve (Vout-Vin) And also explain the 8 F! C8 z" \* h6 r9 y8 \ n9 `- K$ y- o
operation region of PMOS and NMOS for each segment of the transfer curve? (威
5 j1 `' F) b1 d( M1 R( s盛笔试题circuit design-beijing-03.11.09)" g4 B y& C/ ?2 Z8 q0 D
25、To design a CMOS invertor with balance rise and fall time,please define
) _! C! T" s; b6 e Gthe ration of channel width of PMOS and NMOS and explain?
+ Z7 N* R7 V! ]2 w: b5 c0 }26、为什么一个标准的倒相器中P管的宽长比要比N管的宽长比大?(仕兰微电子)
6 y9 S$ ]2 P0 c1 z' ^# v% q27、用mos管搭出一个二输入与非门。(扬智电子笔试)
: Y. Z6 x$ a2 e28、please draw the transistor level schematic of a cmos 2 input AND gate and & ]# _2 o* R9 A: j
explain which input has faster response for output rising edge.(less delay 7 U8 I x8 k, n7 C; J2 r0 K' W
time)。(威盛笔试题circuit design-beijing-03.11.09)+ d5 D- y: z1 o4 X: M3 ~9 y; C
29、画出NOT,NAND,NOR的符号,真值表,还有transistor level的电路。(Infineon笔. Q+ A8 P9 R+ q8 p
试) 8 m% v! M7 y! F* l, v- b! B
30、画出CMOS的图,画出tow-to-one mux gate。(威盛VIA 2003.11.06 上海笔试试题)) k; j M, B6 A
31、用一个二选一mux和一个inv实现异或。(飞利浦-大唐笔试)' }+ ]# r( R) V+ K- k6 s8 I+ p8 o. u
32、画出Y=A*B+C的cmos电路图。(科广试题)
1 t3 O# k! p5 B5 F% `8 |! \33、用逻辑们和cmos电路实现ab+cd。(飞利浦-大唐笔试)
, N) M0 J N$ L+ a34、画出CMOS电路的晶体管级电路图,实现Y=A*B+C(D+E)。(仕兰微电子)& a1 ] j+ n% Z2 A9 F
35、利用4选1实现F(x,y,z)=xz+yz'。(未知)2 b# r* X6 U) e) f
36、给一个表达式f=xxxx+xxxx+xxxxx+xxxx用最少数量的与非门实现(实际上就是化
4 d- \8 ^" X6 f6 Z, }5 x6 q简)。
S9 I( ]" u, T: G' p37、给出一个简单的由多个NOT,NAND,NOR组成的原理图,根据输入波形画出各点波形。1 O. J+ d0 U) H4 ]
(Infineon笔试), z; G5 O4 b4 W% o5 h* ]
38、为了实现逻辑(A XOR B)OR (C AND D),请选用以下逻辑中的一种,并说明为什% w0 }/ l4 t) j2 @8 ?: z
么?1)INV 2)AND 3)OR 4)NAND 5)NOR 6)XOR 答案:NAND(未知)6 R1 ~4 b( t, a8 L
39、用与非门等设计全加法器。(华为)" \$ A1 E `; P
40、给出两个门电路让你分析异同。(华为)
8 y) I/ \& l2 R) g6 l41、用简单电路实现,当A为输入时,输出B波形为…(仕兰微电子)
; U& ?& h1 y* ^8 {- O. L42、A,B,C,D,E进行投票,多数服从少数,输出是F(也就是如果A,B,C,D,E中1的个数比06 j, j# o& g' X3 K: x
多,那么F输出为1,否则F为0),用与非门实现,输入数目没有限制。(未知)
$ C4 u, W/ i8 Y, d6 ~0 l43、用波形表示D触发器的功能。(扬智电子笔试)
/ J0 v( n. O; X/ G: ~+ Z7 W44、用传输门和倒向器搭一个边沿触发器。(扬智电子笔试)4 L$ u: ~1 e7 ]% K v0 Z
45、用逻辑们画出D触发器。(威盛VIA 2003.11.06 上海笔试试题)4 {0 E$ c+ D4 e& W! J
46、画出DFF的结构图,用verilog实现之。(威盛)
# h* P' j. t6 T4 L47、画出一种CMOS的D锁存器的电路图和版图。(未知)3 k' l* |& a4 f" |
48、D触发器和D锁存器的区别。(新太硬件面试)& L% N. X/ i c a) f
49、简述latch和filp-flop的异同。(未知)
5 }6 ]9 [0 k" F& s, }50、LATCH和DFF的概念和区别。(未知)
. X! ]/ t9 a5 U51、latch与register的区别,为什么现在多用register.行为级描述中latch如何产生的。
3 _( ?9 V/ |( C! l(南山之桥)
P5 t; c* e: }* r4 n52、用D触发器做个二分颦的电路.又问什么是状态图。(华为)
7 d, i3 _* _+ w2 W' S8 u" h0 G53、请画出用D触发器实现2倍分频的逻辑电路?(汉王笔试)+ V# T8 Q2 j O* d, ~! l
54、怎样用D触发器、与或非门组成二分频电路?(东信笔试)
7 e8 B8 _ I: f. U: T4 X2 h0 M55、How many flip-flop circuits are needed to divide by 16? (Intel) 16分频?# E4 U4 F, u \$ H& b! t+ w. J
56、用filp-flop和logic-gate设计一个1位加法器,输入carryin和current-stage,输出
$ n+ t3 t/ [* h+ \) E u% Ocarryout和next-stage. (未知)
* M6 G9 ]" @( T% i3 R57、用D触发器做个4进制的计数。(华为)
* u- C- C) v0 T; N) K58、实现N位Johnson Counter,N=5。(南山之桥): m. z- K0 ?( U0 |: f
59、用你熟悉的设计方式设计一个可预置初值的7进制循环计数器,15进制的呢?(仕兰. G: y' Z# c" g+ a7 R8 J" P \
微电子)
5 W( E+ ?) g- ^; |& s60、数字电路设计当然必问Verilog/VHDL,如设计计数器。(未知)( L6 h, A+ ~# E' C0 o
61、BLOCKING NONBLOCKING 赋值的区别。(南山之桥)0 ^# \ t" o9 F$ y, i. X
62、写异步D触发器的verilog module。(扬智电子笔试). B6 I, H; U& B+ i8 K3 E
module dff8(clk , reset, d, q);
& z- L3 M* Y) a) i J. `7 |input clk;
2 A: ]* b' w) B) @9 N/ d4 ninput reset;
4 C U7 e7 }: m; dinput [7:0] d;
( e1 ]! d, E+ l; L2 |- Xoutput [7:0] q;7 ^ O& e H( S5 [$ ~6 a
reg [7:0] q;' P- u7 }! q+ I! o& r
always @ (posedge clk or posedge reset)
( l3 a+ U, @& t% K4 u' n7 y if(reset)
% J. S/ l3 U& }& Y q <= 0;! X$ a' Z# t8 E7 E: }
else# i: v$ K+ ^! m: P2 f7 f0 r' e
q <= d;, W" G' Z$ U/ g9 ^
endmodule
! \7 L9 ~5 Z$ a( g. h( Z63、用D触发器实现2倍分频的Verilog描述? (汉王笔试)7 d, q# e" p% t6 e& e
module divide2( clk , clk_o, reset);% O3 o. F6 e9 l- g1 P
input clk , reset;
2 L9 d4 t8 s$ H output clk_o;/ [/ M+ y- h/ S- ^) Q: q
wire in;
# K; d, t3 A3 j" I# ]$ k( |1 oreg out ;
, Q: a8 ^/ m( P* b6 L \ ~ always @ ( posedge clk or posedge reset)
0 M! P1 k4 ]" e* t. V if ( reset)4 k/ J1 v0 H; I5 f; Y. d
out <= 0;
' u* _3 ~0 v0 Y7 c, Q2 e5 w. q; c else- t5 k, P% G. V3 x
out <= in;
" ]2 Q+ Y$ j7 g( [ ?$ E# Q) e assign in = ~out;
6 j% F. r4 A: J) I0 m( R: s) h7 U assign clk_o = out;. X' r; R7 {+ f1 c8 |1 @- c6 r
endmodule
: E* W, @: [6 t' g& r4 W- c64、可编程逻辑器件在现代电子设计中越来越重要,请问:a) 你所知道的可编程逻辑器
, x4 z x( G9 J& s件有哪些? b) 试用VHDL或VERILOG、ABLE描述8位D触发器逻辑。(汉王笔试), j9 X o3 r: G
PAL,PLD,CPLD,FPGA。* i a; p/ J9 U, C, v
module dff8(clk , reset, d, q);
. V5 P7 [: X5 ]& B9 iinput clk;
5 ?$ s7 D! h" X3 g5 Finput reset;% i y* N0 ]# v, A0 x3 ]
input d;5 N/ j- T+ x! o4 e) f$ n, D1 \1 Y
output q;
6 \8 I g, I" Dreg q;% J& V' @( R* x
always @ (posedge clk or posedge reset)
; c0 f$ m3 ~( s0 q if(reset)2 P; e$ F& K& v1 l
q <= 0;
& D7 \ l' O; A1 X% q4 G4 D% Y else; Z. f4 z+ u# O" H6 C' A/ C
q <= d;# \( T" W* H8 y+ F, _
endmodule
) N3 L) Q- h8 ]* j& y! ^65、请用HDL描述四位的全加法器、5分频电路。(仕兰微电子)8 q) m% x" w+ ~* ]0 b/ p
66、用VERILOG或VHDL写一段代码,实现10进制计数器。(未知)
2 p$ h( T2 f, u& G4 ~4 n67、用VERILOG或VHDL写一段代码,实现消除一个glitch。(未知)* D+ R1 O! j: X, ~4 N% F
68、一个状态机的题目用verilog实现(不过这个状态机画的实在比较差,很容易误解$ d5 K3 \) W# b5 T0 a6 }8 {* i
的)。(威盛VIA 2003.11.06 上海笔试试题)
; ~' l' {- @# P2 }; b j69、描述一个交通信号灯的设计。(仕兰微电子)
1 _* @6 M% f. x0 P4 H3 d. ~70、画状态机,接受1,2,5分钱的卖报机,每份报纸5分钱。(扬智电子笔试)
+ c \7 ^1 \& Q4 |( `" w ]- J u1 }$ @71、设计一个自动售货机系统,卖soda水的,只能投进三种硬币,要正确的找回钱+ W. Y8 z' J$ N5 _$ @
数。 (1)画出fsm(有限状态机);(2)用verilog编程,语法要符合fpga设计$ t( r! ^8 ^: v8 B7 T% v4 y
的要求。(未知)) `8 W% E5 t1 [
72、设计一个自动饮料售卖机,饮料10分钱,硬币有5分和10分两种,并考虑找零:(1)
( m+ a. s1 E8 N. E! M" m画出fsm(有限状态机);(2)用verilog编程,语法要符合fpga设计的要求;(3)设计2 J8 w5 S/ {! g- G: W
工程中可使用的工具及设计大致过程。(未知)
8 }- c/ _4 q4 g2 T+ H- h! C" |7 A73、画出可以检测10010串的状态图,并verilog实现之。(威盛)& B! e Z4 l: e8 K0 O0 ~- n6 m, B
74、用FSM实现101101的序列检测模块。(南山之桥)6 T9 y) T7 S' x! }( G. ~
a为输入端,b为输出端,如果a连续输入为1101则b输出为1,否则为0。
& m- k- {, t0 n' S例如a: 0001100110110100100110
' h2 @. i4 R4 A/ l# Y7 V1 X% F) H b: 0000000000100100000000
- s8 K5 S+ ~( V8 d- @4 p9 R 请画出state machine;请用RTL描述其state machine。(未知): g' N% W# z$ P8 R4 P
75、用verilog/vddl检测stream中的特定字符串(分状态用状态机写)。(飞利浦-大唐
5 ~3 e/ Z" ~) Z; j笔试)
9 m' L8 S A% H76、用verilog/vhdl写一个fifo控制器(包括空,满,半满信号)。(飞利浦-大唐笔试)4 h' }8 q5 O+ L& \
77、现有一用户需要一种集成电路产品,要求该产品能够实现如下功能:y=lnx,其中,x# J ]1 }# U8 f
为4位二进制整数输入信号。y为二进制小数输出,要求保留两位小数。电源电压为3~5v假
" z" U8 j2 w V2 G$ U- f/ \设公司接到该项目后,交由你来负责该产品的设计,试讨论该产品的设计全程。(仕兰微
; `7 m2 C. y+ R- G! _/ _电子)
5 {1 g- i- { E# N1 E6 J- A78、sram,falsh memory,及dram的区别?(新太硬件面试)
: I, v4 ~& E9 {4 U; N' l. T% g" ~79、给出单管DRAM的原理图(西电版《数字电子技术基础》作者杨颂华、冯毛官205页图9
* L, O; O/ o- D$ o-14b),问你有什么办法提高refresh time,总共有5个问题,记不起来了。(降低温- j/ B+ U. W: `# \* c: K2 H/ H8 w
度,增大电容存储容量)(Infineon笔试)3 z; R8 j4 M0 J
80、Please draw schematic of a common SRAM cell with 6 transistors,point out 6 d2 B# I# Q; d4 l5 ^. d
which nodes can store data and which node is word line control? (威盛笔试题
& b# x0 A; L7 d, |! r# Ycircuit design-beijing-03.11.09)4 m6 K8 O; y9 @
81、名词:sram,ssram,sdram1 X8 m7 ?; Y" \' X( w& p
名词IRQ,BIOS,USB,VHDL,SDR7 S; ]0 U) T Y% f0 e
IRQ: Interrupt ReQuest
) V, W4 k( s* _7 M! ?' B; R7 \BIOS: Basic Input Output System( S, B& v6 H, v& B9 J
USB: Universal Serial Bus$ y. e" _( v/ q. e: D ]; C! X
VHDL: VHIC Hardware Description Language- k$ @" M( {6 R. g2 V) i
SDR: Single Data Rate) l0 q, ^5 @* x, ?- N H( z9 o
压控振荡器的英文缩写(VCO)。* c, M/ L8 S! b$ P. ]% V: L" }, w
动态随机存储器的英文缩写(DRAM)。
7 d* o! R7 Q. R) v名词解释,无聊的外文缩写罢了,比如PCI、ECC、DDR、interrupt、pipeline、' m9 z: r1 ?% r2 \' b8 N/ t
IRQ,BIOS,USB,VHDL,VLSI VCO(压控振荡器) RAM (动态随机存储器),FIR IIR DFT(离散' `- T) j y" ~ F
傅立叶变换)或者是中文的,比如:a.量化误差 b.直方图 c.白平衡 8 w1 E& L3 a- E) U, Z
4 I- t& I6 |( o4 E0 e2 G6 q- ]8 ]
____________________________________________________________________________$ T+ p1 i8 q( ]6 q2 }" k o
IC设计基础(流程、工艺、版图、器件)( v6 e! @3 F: T4 k) m4 b
1、我们公司的产品是集成电路,请描述一下你对集成电路的认识,列举一些与集成电路
! S) s# y0 \% U; b' U& v, Y相关的内容(如讲清楚模拟、数字、双极型、CMOS、MCU、RISC、CISC、DSP、ASIC、FPGA3 f% }0 K/ c- K
等的概念)。(仕兰微面试题目)
/ Q/ @7 J g! ~0 {* y' I2、FPGA和ASIC的概念,他们的区别。(未知)
7 W/ j4 Q: s# q9 Y( D+ \答案:FPGA是可编程ASIC。
) l' F& c: e6 b! i7 V# I4 Z, MASIC:专用集成电路,它是面向专门用途的电路,专门为一个用户设计和制造的。根据一( K4 d# J! S5 P2 W e8 G
个用户的特定要求,能以低研制成本,短、交货周期供货的全定制,半定制集成电路。与7 I- t" ?( P. v( ]/ [
门阵列等其它ASIC(Application Specific IC)相比,它们又具有设计开发周期短、设计 j% P6 X- y; N3 k. x0 q+ o
制造成本低、开发工具先进、标准产品无需测试、质量稳定以及可实时在线检验等优点; v5 c: O+ J, k
3、什么叫做OTP片、掩膜片,两者的区别何在?(仕兰微面试题目)
6 C/ P; f6 ?- h& W+ |# J4、你知道的集成电路设计的表达方式有哪几种?(仕兰微面试题目)
. l5 |6 L* y$ R0 E6 G5、描述你对集成电路设计流程的认识。(仕兰微面试题目)
7 }' v1 h& G& A3 P9 f5 B5 X6、简述FPGA等可编程逻辑器件设计流程。(仕兰微面试题目)& o0 B7 Y7 M8 X! J/ q4 I5 e& n
7、IC设计前端到后端的流程和eda工具。(未知)
$ i9 Q+ h' w$ C: F( Q8、从RTL synthesis到tape out之间的设计flow,并列出其中各步使用的tool.(未知) x. X& h) Z0 I, @- u! q+ F
9、Asic的design flow。(威盛VIA 2003.11.06 上海笔试试题)
: Q2 a$ l9 o4 c* \# p* u10、写出asic前期设计的流程和相应的工具。(威盛)" i' ~7 C8 |/ p6 ^9 `* P& m: g
11、集成电路前段设计流程,写出相关的工具。(扬智电子笔试)
, t7 l( f' ?% b. D/ B先介绍下IC开发流程:
' o p! j2 ^; N# M- {$ F, l, \. v1.)代码输入(design input)
3 i/ [: M+ @' a用vhdl或者是verilog语言来完成器件的功能描述,生成hdl代码, z( {+ o1 r9 T2 \4 M: G
语言输入工具:SUMMIT VISUALHDL
& o; V% \: t. I MENTOR RENIOR
, ~8 G; t) Q5 w) |+ z& \1 G# e6 T图形输入: composer(cadence); - O# `4 Q2 _; W1 Y# X
viewlogic (viewdraw)6 D# H+ e( Y- K: K8 z
2.)电路仿真(circuit simulation)
3 c. a1 s4 B2 m- Q' |" ]将vhd代码进行先前逻辑仿真,验证功能描述是否正确/ G0 g w9 u. C, d4 O4 O. m4 R
数字电路仿真工具:8 h* O5 d5 P5 ~6 }3 m
Verolog: CADENCE Verolig-XL f. S1 T( E3 u/ `. u: S+ _* ^3 T" {
SYNOPSYS VCS
9 @9 |7 b, ] D- C V6 D- C MENTOR Modle-sim7 h1 P5 a* w- Z; n/ e
VHDL : CADENCE NC-vhdl1 @4 i3 ?5 G4 T& j6 e! B4 [
SYNOPSYS VSS* j7 D2 g% A. R0 ~' \( _' q# e
MENTOR Modle-sim. s( t9 u' m0 m# E- N& x
模拟电路仿真工具:
2 r1 [" `0 n3 o ***ANTI HSpice pspice,spectre micro microwave: eesoft : hp" X! }' M& i- d+ T" ^
3.)逻辑综合(synthesis tools)
: @" Q* m: s% W j逻辑综合工具可以将设计思想vhd代码转化成对应一定工艺手段的门级电路;将初级仿真
# v9 W8 w- ]$ f' t; l中所没有考虑的门沿(gates delay)反标到生成的门级网表中,返回电路仿真阶段进行再
3 @, i7 n- g/ |- G. x仿真。最终仿真结果生成的网表称为物理网表。
: A6 `; \" u) p+ {! n6 u' ~2 v12、请简述一下设计后端的整个流程?(仕兰微面试题目)
/ W" W; E# U0 J5 q- x+ P13、是否接触过自动布局布线?请说出一两种工具软件。自动布局布线需要哪些基本元9 B2 \5 _3 U( [
素?(仕兰微面试题目)
+ L4 Z. {8 p/ X( U$ i14、描述你对集成电路工艺的认识。(仕兰微面试题目)5 R- e- z1 b; M! Q3 b& m
15、列举几种集成电路典型工艺。工艺上常提到0.25,0.18指的是什么?(仕兰微面试题
I1 b+ n. f* ]4 N& @: u目)
; \4 I6 ^( i2 E7 e16、请描述一下国内的工艺现状。(仕兰微面试题目)
3 a: p; \: |2 n- k1 o17、半导体工艺中,掺杂有哪几种方式?(仕兰微面试题目)
5 @* v& b1 C" j2 y8 b18、描述CMOS电路中闩锁效应产生的过程及最后的结果?(仕兰微面试题目)
7 K9 L [0 q; A- r19、解释latch-up现象和Antenna effect和其预防措施.(未知)/ B I0 g+ o2 j4 f% ~1 Q
20、什么叫Latchup?(科广试题)$ p; @ K [6 z# m/ Y* N6 y
21、什么叫窄沟效应? (科广试题)
: e- _4 o8 J- s0 {5 U4 e, X22、什么是NMOS、PMOS、CMOS?什么是增强型、耗尽型?什么是PNP、NPN?他们有什么差
, d# ^1 w Z1 |+ e+ G- t- d( s别?(仕兰微面试题目)4 A$ o/ U& l1 |" C: c8 T
23、硅栅COMS工艺中N阱中做的是P管还是N管,N阱的阱电位的连接有什么要求?(仕兰微
6 j$ M6 J2 s# A' q1 f面试题目)
! q& U; v9 u6 U* E4 p; M% j24、画出CMOS晶体管的CROSS-OVER图(应该是纵剖面图),给出所有可能的传输特性和转# q8 A( t+ Y: S+ k3 h/ o {( r: ?
移特性。(Infineon笔试试题)
0 j& h ]9 `7 }25、以interver为例,写出N阱CMOS的process流程,并画出剖面图。(科广试题)
1 P" b: a5 Z1 Z4 n1 ?& m26、Please explain how we describe the resistance in semiconductor. Compare
$ Z$ R. R4 c6 Ythe resistance of a metal,poly and diffusion in tranditional CMOS process.(威
, B* f5 e* a# p& }; E盛笔试题circuit design-beijing-03.11.09)2 i& \ l4 V* a* s9 C
27、说明mos一半工作在什么区。(凹凸的题目和面试)
% Y& l2 d8 O) T m+ B, z" O28、画p-bulk 的nmos截面图。(凹凸的题目和面试)
* g9 e/ j" w) [$ q; n29、写schematic note(?), 越多越好。(凹凸的题目和面试). e# A x5 u) N2 [8 j7 s
30、寄生效应在ic设计中怎样加以克服和利用。(未知)
1 m; P9 P7 L6 B' H) w2 {% [4 P) w31、太底层的MOS管物理特性感觉一般不大会作为笔试面试题,因为全是微电子物理,公
+ u9 S) M" m8 ^2 ?式推导太罗索,除非面试出题的是个老学究。IC设计的话需要熟悉的软件: Cadence, / R0 X7 C8 g1 E6 _, B8 L- s0 A
Synopsys, Avant,UNIX当然也要大概会操作。- }, M) y3 ]( J' O* f
32、unix 命令cp -r, rm,uname。(扬智电子笔试)7 w1 M5 x8 z' R; i# U
) s7 a- j- J8 m0 T5 Y3 K
___________________________________________________________________________
+ q# q0 E) u {& D6 ^! } 单片机、MCU、计算机原理
2 {* t4 ~, h/ H& k1 E7 s1、简单描述一个单片机系统的主要组成模块,并说明各模块之间的数据流流向和控制流& L& x5 ]8 n9 W6 k
流向。简述单片机应用系统的设计原则。(仕兰微面试题目)
; J# V, F! z3 y* g2、画出8031与2716(2K*8ROM)的连线图,要求采用三-八译码器,8031的P2.5,P2.4和 o* Z+ v1 y- W! q3 W# Z
P2.3参加译码,基本地址范围为3000H-3FFFH。该2716有没有重叠地址?根据是什么?若# q; [: X" I2 \2 W/ A# v- o/ B
有,则写出每片2716的重叠地址范围。(仕兰微面试题目)3 G8 X( f; L3 V$ ] y
3、用8051设计一个带一个8*16键盘加驱动八个数码管(共阳)的原理图。(仕兰微面试
$ ^: ^1 o- P9 M& M5 x- W; T" D题目)
, X7 i1 g/ O5 l9 s p4、PCI总线的含义是什么?PCI总线的主要特点是什么? (仕兰微面试题目)
9 |# ]! y. O5 c6 h5 t& |; I+ M+ F5、中断的概念?简述中断的过程。(仕兰微面试题目), x) b% U; i: E; I8 D4 m+ S
6、如单片机中断几个/类型,编中断程序注意什么问题;(未知)
& L8 R8 ~8 Y; [, A, i: |7、要用一个开环脉冲调速系统来控制直流电动机的转速,程序由8051完成。简单原理如
( h6 _$ \0 T5 E; H0 I下:由P3.4输出脉冲的占空比来控制转速,占空比越大,转速越快;而占空比由K7-K0八, V& s+ k6 e5 o: g) _7 {
个开关来设置,直接与P1口相连(开关拨到下方时为"0",拨到上方时为"1",组成一个八
$ S( u, W; O% g o& i3 }位二进制数N),要求占空比为N/256。 (仕兰微面试题目)
6 ]( q1 g: P7 n3 T5 N# ~8 E0 F8 o?? 下面程序用计数法来实现这一功能,请将空余部分添完整。 5 [' L6 i) P0 z
?? MOV P1,#0FFH ( I7 r/ u4 b3 J& L. Y M, C
?? LOOP1 :MOV R4,#0FFH
1 e6 z. F4 Y$ ~6 }5 v1 T/ p?? --------
/ C) y( ]0 z# i2 s, X' w+ |?? MOV R3,#00H - f C( v+ P$ q' s" N/ u
?? LOOP2 :MOV A,P1 2 d, I6 E; A! K5 A6 C
?? -------- 8 T1 Y# c2 y2 W7 a7 n2 h: w4 N) ]
?? SUBB A,R3
2 f5 Z* _3 i; p( ?# @# i" a?? JNZ SKP1
6 H0 D: |& }8 X3 a* z?? --------
o! x# w/ v# m) V& _, E?? SKP1:MOV C,70H
7 n8 J; P1 L3 D?? MOV P3.4,C
) T- r/ B/ E1 \# k- ^; X?? ACALL DELAY :此延时子程序略 9 b1 C9 g( O+ ^4 [' D
?? -------- 9 t2 h1 ^. p" n% B
?? --------
\( f" _6 D/ H4 z; N?? AJMP LOOP1
3 g, a+ w3 Y- \. W8、单片机上电后没有运转,首先要检查什么?(东信笔试题), B! h- }3 @$ e4 ?+ G( w- ?6 z$ O+ v
9、What is PC Chipset? (扬智电子笔试)& m; g+ ^" C8 r- Z% ^
芯片组(Chipset)是主板的核心组成部分,按照在主板上的排列位置的不同,通常分为6 v1 ]5 a, Z/ u
北桥芯片和南桥芯片。北桥芯片提供对CPU的类型和主频、内存的类型和最大容量、3 M4 Q- i D4 c8 m+ _
ISA/PCI/AGP插槽、ECC纠错等支持。南桥芯片则提供对KBC(键盘控制器)、RTC(实时时
1 p2 [* e4 }# P5 F/ i钟控制器)、USB(通用串行总线)、Ultra DMA/33(66)EIDE数据传输方式和ACPI(高级
; ?: a) @1 k* F- k1 t能源管理)等的支持。其中北桥芯片起着主导性的作用,也称为主桥(Host Bridge)。5 j8 _; O# ]) m5 a$ I0 I
除了最通用的南北桥结构外,目前芯片组正向更高级的加速集线架构发展,Intel的
( A2 O; i- c( X/ z8xx系列芯片组就是这类芯片组的代表,它将一些子系统如IDE接口、音效、MODEM和USB直
" I5 B0 }: ~6 O6 s& O4 s; b( m接接入主芯片,能够提供比PCI总线宽一倍的带宽,达到了266MB/s。
1 m0 P7 E8 H4 E: q- d" u6 f# o 10、如果简历上还说做过cpu之类,就会问到诸如cpu如何工作,流水线之类的问题。
9 X }6 H& b0 N8 C' ^! A6 O% ](未知)
# r8 k( [6 M$ q6 W, t9 e( ^0 G, k11、计算机的基本组成部分及其各自的作用。(东信笔试题) A% l& q1 O$ ~# ?8 i0 a8 S4 f
12、请画出微机接口电路中,典型的输入设备与微机接口逻辑示意图(数据接口、控制接
) \6 u9 U4 T- `& m. E, S6 j% q' h口、所存器/缓冲器)。 (汉王笔试)' z% ~# J/ O( i* W9 r
13、cache的主要部分什么的。(威盛VIA 2003.11.06 上海笔试试题)3 j2 b& a' K; k" }# ]
14、同步异步传输的差异(未知)
8 h' M2 g# ^5 p15、串行通信与同步通信异同,特点,比较。(华为面试题)
: a# h3 S. M& D- d" ?16、RS232c高电平脉冲对应的TTL逻辑是?(负逻辑?) (华为面试题)
' {+ ~: f6 o v% ]& N6 `) S/ k- P6 Q: v; n! T4 G
___________________________________________________________________________# H" p! ?% c0 k. J6 t0 i4 C
信号与系统
6 C; O( B3 h6 h; F& z1、的话音频率一般为300~3400HZ,若对其采样且使信号不失真,其最小的采样频率应为
- Q- M- G/ z5 j' X- h0 e多大?若采用8KHZ的采样频率,并采用8bit的PCM编码,则存储一秒钟的信号数据量有多
' @* ^% [. Z# e/ l大?(仕兰微面试题目)& ^0 }2 R, e$ ]5 e9 v) }$ X0 b
2、什么耐奎斯特定律,怎么由模拟信号转为数字信号。(华为面试题)8 u/ E/ S! ~* ]" O7 W
3、如果模拟信号的带宽为 5khz,要用8K的采样率,怎么办? (lucent) 两路?; n" J, a3 J) |: o1 ~. d
4、信号与系统:在时域与频域关系。(华为面试题)6 G) a: f n1 v- {# v% ~- W* R
5、给出时域信号,求其直流分量。(未知)
9 @% j$ `) [* |1 |* L e' ?1 b6、给出一时域信号,要求(1)写出频率分量,(2)写出其傅立叶变换级数;(3)当波* J& |4 t# B4 D' ?, i7 D
形经过低通滤波器滤掉高次谐波而只保留一次谐波时,画出滤波后的输出波形。(未知)
2 L8 x$ ]1 F( A- q7、sketch 连续正弦信号和连续矩形波(都有图)的傅立叶变换 。(Infineon笔试试题)1 n# o9 U! a! i$ g: g: M. }
8、拉氏变换和傅立叶变换的表达式及联系。(新太硬件面题). }5 R _; S; j$ J
, W( t9 T4 P, d
_________________________________________________________________________+ X- Y( U3 S1 C& z/ V7 g
DSP、嵌入式、软件等8 A4 F. X8 b$ \1 P
1、请用方框图描述一个你熟悉的实用数字信号处理系统,并做简要的分析;如果没有,
5 W, B" A6 t7 t9 ]: @, X+ g: m也可以自己设计一个简单的数字信号处理系统,并描述其功能及用途。(仕兰微面试题# o+ f8 h# l: C% z4 Z& v
目)
" D) \6 y# z F- u" m, f9 P2、数字滤波器的分类和结构特点。(仕兰微面试题目)
/ \5 ~* C7 R j; f3、IIR,FIR滤波器的异同。(新太硬件面题)# [9 S$ y# o5 @
4、拉氏变换与Z变换公式等类似东西,随便翻翻书把如.h(n)=-a*h(n-1)+b*δ(n) a.求h' X$ _, U5 D- P
(n)的z变换;b.问该系统是否为稳定系统;c.写出FIR数字滤波器的差分方程;(未知), [: H( `5 e; ?6 L4 F6 _, ^4 X
5、DSP和通用处理器在结构上有什么不同,请简要画出你熟悉的一种DSP结构图。(信威
% Z0 u4 g* d' Tdsp软件面试题)' f" d" t4 m* z( @. q5 B
6、说说定点DSP和浮点DSP的定义(或者说出他们的区别)(信威dsp软件面试题)3 J. b& k. Z7 S
7、说说你对循环寻址和位反序寻址的理解.(信威dsp软件面试题)# ~4 ]4 o4 }$ w* l, `# N
8、请写出【-8,7】的二进制补码,和二进制偏置码。用Q15表示出0.5和-0.5.(信威
: Y& \( z3 s8 w$ @0 F0 udsp软件面试题)
8 S3 T5 `' T( O9、DSP的结构(哈佛结构);(未知)# O7 V X- f) m
10、嵌入式处理器类型(如ARM),操作系统种类(Vxworks,ucos,winCE,linux),操作系
: k' ^9 O) p: Y' |( M+ ]统方面偏CS方向了,在CS篇里面讲了;(未知)! g# r: n8 w* }! b( E
11、有一个LDO芯片将用于对手机供电,需要你对他进行评估,你将如何设计你的测试项
7 ~8 O: s4 f, T目?
8 K$ l; g$ ?% t3 t12、某程序在一个嵌入式系统(200M CPU,50M SDRAM)中已经最优化了,换到零一个系
3 Z, f, u) K* x* l+ g; O9 v. O0 L统(300M CPU,50M SDRAM)中是否还需要优化? (Intel)
' r4 \8 m N( r2 y9 \! t13、请简要描述HUFFMAN编码的基本原理及其基本的实现方法。(仕兰微面试题目)
3 S$ J D0 P6 i9 T% d& E* t14、说出OSI七层网络协议中的四层(任意四层)。(仕兰微面试题目)* s2 ~$ P4 X) J0 ^
15、A) (仕兰微面试题目)
: I$ L$ g2 q- w1 e) h% i' P??#i nclude + R/ O, s2 D4 J; y- I. ]% z
??void testf(int*p)
0 |( k1 J2 z9 p/ r# C??{ ! Z# v- u: l1 j; v4 |5 x/ \
??*p+=1; : r' W7 i0 C f- S
??} . j, O# R4 ~) g$ W, g, ~* b! I
??main()
! i/ q% q. h' p$ Q s& g??{
. c3 L2 x+ j ^??int *n,m[2]; + q4 v% q# @! q9 N) R: s
??n=m; ) b' f0 ~% \) \2 Z% m' l$ d) @
??m[0]=1; ( }5 f* i! s/ {7 t7 f
??m[1]=8;
- l5 {$ ~& G: m??testf(n);
) v5 q- B" w% q% i# l??printf("Data value is %d ",*n);
7 L3 x, y7 i$ L/ s) V( A3 Y+ ???}
* W3 t% ]) m v??------------------------------ / v7 Y' Z+ k9 l8 [
??B) + g' z! ~- B% E+ J) y9 p
??#i nclude 4 Q; f, l* ]% R% a
??void testf(int**p) ' `% _8 Q. D8 |4 ?5 J
??{
5 `( ~& b+ J% n2 N/ R% u% W) `??*p+=1; . [. S0 A; _3 [1 A9 [7 g3 M
??}
- }/ i9 y$ {& D7 _3 L??main()
$ g8 O7 `- e% k, |2 w# b4 n8 m2 ]$ S??{int *n,m[2];
9 Y5 ~1 D/ m7 C& t9 P) F??n=m;
+ U2 y0 K" d& c& J1 |3 a??m[0]=1; 7 J$ @ G8 W X3 d8 I1 Q" M+ V
??m[1]=8; 6 p5 P% b% @0 k3 y8 g' B
??testf(&n);
1 }2 O0 F3 |; h) }4 n9 l9 `??printf(Data value is %d",*n);
; V) p9 J6 d1 d??} 0 P/ W5 `3 y( `/ q8 q5 e5 n
??下面的结果是程序A还是程序B的? 0 z# d) {/ I8 i5 W. w0 j3 H
??Data value is 8
) S3 M* Z: A1 N??那么另一段程序的结果是什么? & {1 b0 t& k6 Y0 I! v: |
16、那种排序方法最快? (华为面试题)/ o& v7 f" U* g; m) \
17、写出两个排序算法,问哪个好?(威盛)- D- ?2 W5 A+ a$ ^
18、编一个简单的求n!的程序 。(Infineon笔试试题)
( q- ^1 n& T1 |3 F8 I' M! ~; Z19、用一种编程语言写n!的算法。(威盛VIA 2003.11.06 上海笔试试题)
5 n4 K M" s) {20、用C语言写一个递归算法求N!;(华为面试题) ; x1 C7 S+ Z. D* S; F/ R
21、给一个C的函数,关于字符串和数组,找出错误;(华为面试题)
! o t% e4 [" t# [22、防火墙是怎么实现的? (华为面试题)4 z2 C+ G8 h/ K" i
23、你对哪方面编程熟悉?(华为面试题)' P* [, ?5 E- ^9 M G
24、冒泡排序的原理。(新太硬件面题)3 L- R( K0 y2 i- Y$ \
25、操作系统的功能。(新太硬件面题): Y: E! O+ `3 L3 s* w+ _2 W5 K
26、学过的计算机语言及开发的系统。(新太硬件面题)
7 w- e% k L) p8 X2 ?8 f27、一个农夫发现围成正方形的围栏比长方形的节省4个木桩但是面积一样.羊的数目和正6 o" q$ U# i8 J1 D) G& a7 P6 B- R
方形围栏的桩子的个数一样但是小于36,问有多少羊?(威盛)
$ G( l3 p$ M3 A- W. M, ?28、C语言实现统计某个cell在某.v文件调用的次数(这个题目真bt) (威盛VIA
5 [1 a. u4 ~$ r- A8 O2003.11.06 上海笔试试题)
; ]% [5 Y" L+ H! f) f% ~' j" s29、用C语言写一段控制手机中马达振子的驱动程序。(威胜)0 y# m$ z e! y5 b. B* V2 c
30、用perl或TCL/Tk实现一段字符串识别和比较的程序。(未知)
* Q* v: B8 [" Q' C. D+ a: F8 H2 T/ p: F31、给出一个堆栈的结构,求中断后显示结果,主要是考堆栈压入返回地址存放在低端地
' \6 @, I. J) S8 n$ D6 k址还是高端。(未知)
8 N' t) g; w2 F- e32、一些DOS命令,如显示文件,拷贝,删除。(未知)& M2 w8 V) }$ G% Q+ _6 w
33、设计一个类,使得该类任何形式的派生类无论怎么定义和实现,都无法产生任何对象
; Z* l$ ~! ~, g0 x4 I5 W实例。(IBM)
6 E, F$ o7 t- d3 B# ~( b; x34、What is pre-emption? (Intel)
+ `2 i8 M9 b& y, T" H: m2 o35、What is the state of a process if a resource is not available? (Intel)
+ j( h2 V1 T, M. O: [7 f$ J8 j36、三个 float a,b,c;问值(a+b)+c==(b+a)+c, (a+b)+c==(a+c)+b。(Intel) ( ?$ t s! n3 z% u: z, ^; b
37、把一个链表反向填空。 (lucent)
1 Z- m. P9 l( ~38、x^4+a*x^3+x^2+c*x+d 最少需要做几次乘法? (Dephi): w; g) S& v6 j8 s1 a: R s
8 |/ r: V; F, D
____________________________________________________________________________6 A6 C. ~+ p- ?% f: o8 z
主观题7 {& @3 I' Q- E" {" |- l
1、你认为你从事研发工作有哪些特点?(仕兰微面试题目)
1 k3 p* E9 f5 Z: |7 i) Z; \# k( I! h& R2、说出你的最大弱点及改进方法。(威盛VIA 2003.11.06 上海笔试试题)
% e% P" z2 C, z8 c1 }3、说出你的理想。说出你想达到的目标。 题目是英文出的,要用英文回答。(威盛VIA 8 A' v; ]0 Q8 C+ }
2003.11.06 上海笔试试题)
0 O" d3 X l) G( @5 G4、我们将研发人员分为若干研究方向,对协议和算法理解(主要应用在网络通信、图象
- A1 {/ L/ t4 B' P% m语音压缩方面)、电子系统方案的研究、用MCU、DSP编程实现电路功能、用ASIC设计技术
w% S$ _8 l* R) x b设计电路(包括MCU、DSP本身)、电路功能模块设计(包括模拟电路和数字电路)、集成
/ X0 `% Z0 ?2 R4 A* J6 M电路后端设计(主要是指综合及自动布局布线技术)、集成电路设计与工艺接口的研究。
* v0 \- o" g* N5 g2 t7 `: k你希望从事哪方面的研究?(可以选择多个方向。另外,已经从事过相关研发的人员可以
9 X) O W' u( q: X详细描述你的研发经历)。(仕兰微面试题目)
$ {" C8 E$ ?+ n' v" j3 c' ]+ c5 K, H5、请谈谈对一个系统设计的总体思路。针对这个思路,你觉得应该具备哪些方面的知! L) O8 U3 G' F
识?(仕兰微面试题目)
7 C9 k1 o$ S9 E* M6、设想你将设计完成一个电子电路方案。请简述用EDA软件(如PROTEL)进行设计(包括# d4 ]! Z+ c2 Y3 } T4 ]9 f; U& P
原理图和PCB图)到调试出样机的整个过程。在各环节应注意哪些问题?电源的稳定,电6 H# H* f( P a3 _: r9 K% J, k
容的选取,以及布局的大小。(汉王笔试)' W) T. b4 x4 z$ p
# b: ]( v. H+ @
共同的注意点
1 ~2 @! S! t2 R( T# `7 x' q1.一般情况下,面试官主要根据你的简历提问,所以一定要对自己负责,把简历上的东西% S7 X1 G2 z. A! x& A
搞明白;) G) u W! y( O$ Z1 j& h8 A
2.个别招聘针对性特别强,就招目前他们确的方向的人,这种情况下,就要投其所好,尽+ Z" T& a2 w' M
量介绍其所关心的东西。
% i9 b \$ Y1 ^. t& P3.其实技术面试并不难,但是由于很多东西都忘掉了,才觉得有些难。所以最好在面试前
8 z/ d" m7 O( R5 `把该看的书看看。1 u4 s3 S, i9 y) G3 v m0 C2 O1 g
4.虽然说技术面试是实力的较量与体现,但是不可否认,由于不用面试官/公司所专领域0 o/ \. B+ b' ^$ u6 I1 Q/ Z% C2 V5 d0 W
及爱好不同,也有面试也有很大的偶然性,需要冷静对待。不能因为被拒,就否认自己或
$ {4 A* _6 @' K: B) k5 q" b5 u责骂公司。
$ E+ a: \- E- P* s' A @5.面试时要take it easy,对越是自己钟情的公司越要这样。 |
|