|
|
模拟电路# d( Y6 d8 U, X* w2 l' v: M# W0 B
1、基尔霍夫定理的内容是什么?(仕兰微电子)7 v/ L% M3 N4 A
2、平板电容公式(C=εS/4πkd)。(未知)8 q9 s5 H1 @ \7 u" a& m
3、最基本的如三极管曲线特性。(未知)
* f% s# g& g% B. _9 o4、描述反馈电路的概念,列举他们的应用。(仕兰微电子)
: r7 n2 w3 T+ P5、负反馈种类(电压并联反馈,电流串联反馈,电压串联反馈和电流并联反馈);负反
5 z- W. d' |8 b2 c3 N$ M) S" G% s馈的优点(降低放大器的增益灵敏度,改变输入电阻和输出电阻,改善放大器的线性和非8 w( c1 n$ S5 L$ B7 q5 s" c
线性失真,有效地扩展放大器的通频带,自动调节作用)(未知)
/ q5 E" b; @8 z7 Q0 T# L, W6、放大电路的频率补偿的目的是什么,有哪些方法?(仕兰微电子)0 E" ^* _3 P& H G2 D: S) `3 c/ u
7、频率响应,如:怎么才算是稳定的,如何改变频响曲线的几个方法。(未知)
' E4 x- q5 u+ }. a) T8、给出一个查分运放,如何相位补偿,并画补偿后的波特图。(凹凸)
4 `- x9 s" C# Q: u1 y4 R9、基本放大电路种类(电压放大器,电流放大器,互导放大器和互阻放大器),优缺
9 z0 I6 ?) D9 l2 z2 L点,特别是广泛采用差分结构的原因。(未知)) r) b3 S) l; @+ G
10、给出一差分电路,告诉其输出电压Y+和Y-,求共模分量和差模分量。(未知)
. f9 J. P) U6 u11、画差放的两个输入管。(凹凸)3 F/ v2 E i& \; C) A4 t" h/ c
12、画出由运放构成加法、减法、微分、积分运算的电路原理图。并画出一个晶体管级的; \9 e& l, Z2 Y# v/ \% @9 q
运放电路。(仕兰微电子)0 }/ }8 r8 d! @" R
13、用运算放大器组成一个10倍的放大器。(未知)2 ^6 }& M! s" U) f9 ?/ H7 {
14、给出一个简单电路,让你分析输出电压的特性(就是个积分电路),并求输出端某点 P5 O2 A7 P- q0 b' q' r9 P2 _
的 rise/fall时间。(Infineon笔试试题)6 g* H& T% q+ A) e" a
15、电阻R和电容C串联,输入电压为R和C之间的电压,输出电压分别为C上电压和R上电 \, H- F6 B Y. G1 `: O6 v
压,要求绘制这两种电路输入电压的频谱,判断这两种电路何为高通滤波器,何为低通滤8 t; J3 E9 h }, d
波器。当RC<<T时,给出输入电压波形图,绘制两种电路的输出波形图。(未知)* D: M- g; f- M( {7 @" |2 J
16、有源滤波器和无源滤波器的原理及区别?(新太硬件)4 B4 p6 N/ {6 _. Q" `7 q
17、有一时域信号S=V0sin(2pif0t)+V1cos(2pif1t)+V2sin(2pif3t+90),当其通过低通、 {. n/ O/ Z- ^5 s. x r+ C w
带通、高通滤波器后的信号表示方式。(未知)* B; o: u3 s* z, B! f5 q3 {
18、选择电阻时要考虑什么?(东信笔试题)
" ]; P) @8 w/ T& q5 `19、在CMOS电路中,要有一个单管作为开关管精确传递模拟低电平,这个单管你会用P管
" l: ]* e5 B8 A1 H/ }还是N管,为什么?(仕兰微电子)9 V# P) D! Z/ y
20、给出多个mos管组成的电路求5个点的电压。(Infineon笔试试题)
" B$ B; N6 g. q3 F7 ~21、电压源、电流源是集成电路中经常用到的模块,请画出你知道的线路结构,简单描述
$ K0 V4 ^; H: m1 u7 n0 }+ A7 G2 b其优缺点。(仕兰微电子)
5 ^+ L: b+ T( l9 r22、画电流偏置的产生电路,并解释。(凹凸)
$ w9 ]5 O; F$ k1 A7 c/ W23、史密斯特电路,求回差电压。(华为面试题)! ~/ O: L: P: g
24、晶体振荡器,好像是给出振荡频率让你求周期(应该是单片机的,12分之一周期....) t1 ^) T/ d. ]4 Y' Z
(华为面试题)/ k1 q$ C! S4 o) Z; ?
25、LC正弦波振荡器有哪几种三点式振荡电路,分别画出其原理图。(仕兰微电子)( t: l& l T! X2 ^
26、VCO是什么,什么参数(压控振荡器?) (华为面试题)
% M* l& D7 \) G5 F2 w% v27、锁相环有哪几部分组成?(仕兰微电子)% [9 X, d# c3 m: O! X
28、锁相环电路组成,振荡器(比如用D触发器如何搭)。(未知)8 e. r1 A/ L1 y i$ i z
29、求锁相环的输出频率,给了一个锁相环的结构图。(未知). @' |, E3 M3 y- o1 v0 w
30、如果公司做高频电子的,可能还要RF知识,调频,鉴频鉴相之类,不一一列举。(未
! d7 I; a4 O0 ^: ^% v; u# g8 p, e知)
F1 i0 x( f9 E$ j' }31、一电源和一段传输线相连(长度为L,传输时间为T),画出终端处波形,考虑传输线
( g% O8 X+ B$ i" w4 ]( }' p: |无损耗。给出电源电压波形图,要求绘制终端波形图。(未知)$ N7 r7 l1 e- d1 |4 A, d( d) D6 A
32、微波电路的匹配电阻。(未知)
# c: w; l) U4 e33、DAC和ADC的实现各有哪些方法?(仕兰微电子)) _! q5 w& H1 J- d9 v
34、A/D电路组成、工作原理。(未知)
; M1 i5 [* T# f, d9 v35、实际工作所需要的一些技术知识(面试容易问到)。如电路的低功耗,稳定,高速如何
6 [% I6 @9 C4 j' @1 l5 o' Z' A做到,调运放,布版图注意的地方等等,一般会针对简历上你所写做过的东西具体问,肯
4 r3 U1 e' g( I3 [定会问得很细(所以别把什么都写上,精通之类的词也别用太多了),这个东西各个人就# G" a# U0 N% t3 B' [3 t4 \
不一样了,不好说什么了。(未知)
; p( Q. C. O& I+ d! m/ k
6 ~% {: y" D2 j( E+ Q+ I0 B$ J9 O+ O_______________________________________________________________________
0 c+ R) |4 _, m8 ? 数字电路) R% L/ w; u" [* Z" ^- [0 X$ M, q
1、同步电路和异步电路的区别是什么?(仕兰微电子)7 D1 z0 z# `) q5 |+ _
2、什么是同步逻辑和异步逻辑?(汉王笔试)
7 p2 E9 q' {- @0 Q$ v7 j; c同步逻辑是时钟之间有固定的因果关系。异步逻辑是各时钟之间没有固定的因果关系。: H/ p0 H7 X; t. d2 {8 ]0 ?
3、什么是"线与"逻辑,要实现它,在硬件特性上有什么具体要求?(汉王笔试)0 w/ a+ d: q; K' ^0 j( u
线与逻辑是两个输出信号相连可以实现与的功能。在硬件上,要用oc门来实现,由于不用
d- k- }1 L8 q1 |: U# ~: \6 Eoc门可能使灌电流过大,而烧坏逻辑门。 同时在输出端口应加一个上拉电阻。1 `6 A. E; } U+ Q) ?0 w8 P
4、什么是Setup 和Holdup时间?(汉王笔试)
# z2 O+ [( M( W% F4 j: ~2 A5、setup和holdup时间,区别.(南山之桥)
4 G$ H& C0 i( [- L* _9 a, n2 x6、解释setup time和hold time的定义和在时钟信号延迟时的变化。(未知)8 n) t. O+ G* [0 n9 n7 s
7、解释setup和hold time violation,画图说明,并说明解决办法。(威盛VIA
5 { V; W+ }8 r+ w2003.11.06 上海笔试试题)
$ k# }+ G- g: l- x% x6 X* TSetup/hold time 是测试芯片对输入信号和时钟信号之间的时间要求。建立时间是指触发
) z5 @1 {' h. g9 A4 C# `器的时钟信号上升沿到来以前,数据稳定不变的时间。输入信号应提前时钟上升沿(如上
: p% `4 R* ~: e# ~/ M9 L3 i升沿有效)T时间到达芯片,这个T就是建立时间-Setup time.如不满足setup time,这个
8 c. `9 d7 Q7 C数据就不能被这一时钟打入触发器,只有在下一个时钟上升沿,数据才能被打入触发器。+ Z6 u. ]+ V7 z" L
保持时间是指触发器的时钟信号上升沿到来以后,数据稳定不变的时间。如果hold time
% r1 f: ?, A$ E+ F* n3 A不够,数据同样不能被打入触发器。) G$ Y6 r# a. Q% z- q, |4 h
建立时间(Setup Time)和保持时间(Hold time)。建立时间是指在时钟边沿前,数据信
! s6 j- B* Z' p+ M号需要保持不变的时间。保持时间是指时钟跳变边沿后数据信号需要保持不变的时间。如% x8 O- W1 W' m+ n3 P, i
果不满足建立和保持时间的话,那么DFF将不能正确地采样到数据,将会出现3 c1 m( ~$ M6 |- {
metastability的情况。如果数据信号在时钟沿触发前后持续的时间均超过建立和保持时
' w" n0 I& @' I7 R. \7 c间,那么超过量就分别被称为建立时间裕量和保持时间裕量。
. r+ f+ G' O3 j2 e- ]& g8、说说对数字逻辑中的竞争和冒险的理解,并举例说明竞争和冒险怎样消除。(仕兰微
6 L9 \5 Z) @# T& S8 p: |电子): ~0 }1 N% |; C6 C5 a( `
9、什么是竞争与冒险现象?怎样判断?如何消除?(汉王笔试)
' o5 y" f- C* B" \2 E在组合逻辑中,由于门的输入信号通路中经过了不同的延时,导致到达该门的时间不一致
, H! [( w, b0 a- Q0 N' ~ _叫竞争。产生毛刺叫冒险。如果布尔式中有相反的信号则可能产生竞争和冒险现象。解决
9 H! b/ |0 B% z( B方法:一是添加布尔式的消去项,二是在芯片外部加电容。5 B m6 c" A1 b9 s
10、你知道那些常用逻辑电平?TTL与COMS电平可以直接互连吗?(汉王笔试)/ a* c+ L4 ^8 e; x( {1 X
常用逻辑电平:12V,5V,3.3V;TTL和CMOS不可以直接互连,由于TTL是在0.3-3.6V之
7 R/ ^- t) n9 Q; J间,而CMOS则是有在12V的有在5V的。CMOS输出接到TTL是可以直接互连。TTL接到CMOS需8 T+ B2 ~) @3 h" _
要在输出端口加一上拉电阻接到5V或者12V。
% O, }5 _) f& V2 w$ I* T11、如何解决亚稳态。(飞利浦-大唐笔试)+ d, ]. [9 ]& W! f: k
亚稳态是指触发器无法在某个规定时间段内达到一个可确认的状态。当一个触发器进入亚
, E6 G" B' F8 u9 G2 L' B# `稳态时,既无法预测该单元的输出电平,也无法预测何时输出才能稳定在某个正确的电平
+ F4 }! ]# S4 g% F. n# g上。在这个稳定期间,触发器输出一些中间级电平,或者可能处于振荡状态,并且这种无
4 K4 K$ _9 J r2 j用的输出电平可以沿信号通道上的各个触发器级联式传播下去。
: O7 |; i& h; L' r* j/ q2 l: R0 ]12、IC设计中同步复位与 异步复位的区别。(南山之桥)
8 ]7 S2 V% u. Y; P* [0 Y13、MOORE 与 MEELEY状态机的特征。(南山之桥)
; D b. K6 @1 J$ G* \0 ]14、多时域设计中,如何处理信号跨时域。(南山之桥). A$ c' C. n, i7 |0 m9 F9 d
15、给了reg的setup,hold时间,求中间组合逻辑的delay范围。(飞利浦-大唐笔试)
; e+ z* }. @, S! qDelay < period - setup – hold
! U" Z$ B! P6 Z- {1 ~$ a2 j3 r16、时钟周期为T,触发器D1的建立时间最大为T1max,最小为T1min。组合逻辑电路最大延# j/ C2 A/ r7 @) m. j
迟为T2max,最小为T2min。问,触发器D2的建立时间T3和保持时间应满足什么条件。(华
0 l8 u, s' j. b( O- v* U# K为): f1 O2 S) E3 n' s2 M2 V5 i# ~
17、给出某个一般时序电路的图,有Tsetup,Tdelay,Tck->q,还有 clock的delay,写出决' r. D% s) v* Q; V
定最大时钟的因素,同时给出表达式。(威盛VIA 2003.11.06 上海笔试试题)6 m! b) {2 p$ R( P" r" {
18、说说静态、动态时序模拟的优缺点。(威盛VIA 2003.11.06 上海笔试试题)
$ q+ H3 S+ s! C$ `3 |, X19、一个四级的Mux,其中第二级信号为关键信号 如何改善timing。(威盛VIA
% O# I" {. \! H8 M+ N/ K2003.11.06 上海笔试试题)
1 J& b5 B& y7 G6 A20、给出一个门级的图,又给了各个门的传输延时,问关键路径是什么,还问给出输入,; V% X: T/ ^- j4 a4 j. m( ^. W
使得输出依赖于关键路径。(未知)0 s Y: v# _0 t: ^; c$ i) v
21、逻辑方面数字电路的卡诺图化简,时序(同步异步差异),触发器有几种(区别,优) [0 ~5 P9 t; _5 h
点),全加器等等。(未知)5 c% A+ r! E3 q( q# ]+ y
22、卡诺图写出逻辑表达使。(威盛VIA 2003.11.06 上海笔试试题)! w. `2 b' E8 Z+ h$ `
23、化简F(A,B,C,D)= m(1,3,4,5,10,11,12,13,14,15)的和。(威盛)/ H, O: r: u5 K+ X
24、please show the CMOS inverter schmatic,layout and its cross sectionwith P-$ a! }! O2 f! _) f
well process.Plot its transfer curve (Vout-Vin) And also explain the 5 B7 T, z( h% R+ `" E
operation region of PMOS and NMOS for each segment of the transfer curve? (威' E% B3 [, k+ j) r% n
盛笔试题circuit design-beijing-03.11.09)
( n1 }2 S5 ^; B* B3 [+ b25、To design a CMOS invertor with balance rise and fall time,please define # O( T4 G2 R$ Z5 P! L: A/ \+ N8 y( n
the ration of channel width of PMOS and NMOS and explain? O' l+ t1 t- i# d
26、为什么一个标准的倒相器中P管的宽长比要比N管的宽长比大?(仕兰微电子)
% B8 f7 s% X2 C+ t1 K27、用mos管搭出一个二输入与非门。(扬智电子笔试)% F0 ~$ ~, `- d4 ?3 g* H
28、please draw the transistor level schematic of a cmos 2 input AND gate and
B B# {( H! H( c+ i; @+ k# pexplain which input has faster response for output rising edge.(less delay * S3 H6 Y; d. _, G. G; N' T. z
time)。(威盛笔试题circuit design-beijing-03.11.09)$ p* v' c/ u, d6 l3 m
29、画出NOT,NAND,NOR的符号,真值表,还有transistor level的电路。(Infineon笔( S5 p, F2 X2 y2 d
试) / ?4 @) K9 O7 k
30、画出CMOS的图,画出tow-to-one mux gate。(威盛VIA 2003.11.06 上海笔试试题)
! `: x0 @ o$ I+ N/ q/ V* z# G3 g31、用一个二选一mux和一个inv实现异或。(飞利浦-大唐笔试)3 u, W, [3 R( g9 [6 C
32、画出Y=A*B+C的cmos电路图。(科广试题)
+ \8 s0 c# r4 B% r! `' [' B, l33、用逻辑们和cmos电路实现ab+cd。(飞利浦-大唐笔试)! R5 c1 U1 P; \. ~
34、画出CMOS电路的晶体管级电路图,实现Y=A*B+C(D+E)。(仕兰微电子)
$ r y) S$ ~+ u; |% H/ N35、利用4选1实现F(x,y,z)=xz+yz'。(未知)
' ^2 s3 z- U) R1 `' e& `/ ?! x36、给一个表达式f=xxxx+xxxx+xxxxx+xxxx用最少数量的与非门实现(实际上就是化/ h' t& d; l" T. a2 r5 I, v
简)。9 M% u: z4 y: c
37、给出一个简单的由多个NOT,NAND,NOR组成的原理图,根据输入波形画出各点波形。! S2 O+ c' r& s7 i7 r2 a/ T4 D
(Infineon笔试)$ Z; K* g& }, l( ~% U' X# B
38、为了实现逻辑(A XOR B)OR (C AND D),请选用以下逻辑中的一种,并说明为什
2 [( h+ u- v9 G" [0 C么?1)INV 2)AND 3)OR 4)NAND 5)NOR 6)XOR 答案:NAND(未知), Y# q( [+ [( j6 X5 r
39、用与非门等设计全加法器。(华为)
3 U- m* |2 N7 r, j+ @40、给出两个门电路让你分析异同。(华为)
; [! ~- Q4 `. b# @* m41、用简单电路实现,当A为输入时,输出B波形为…(仕兰微电子)7 Y5 p5 C- T5 u4 B( d2 d+ ?2 ~
42、A,B,C,D,E进行投票,多数服从少数,输出是F(也就是如果A,B,C,D,E中1的个数比0
% t' L# t- }7 V! \% `' ]( `8 u多,那么F输出为1,否则F为0),用与非门实现,输入数目没有限制。(未知)! P$ ?$ y% V* e6 g* v
43、用波形表示D触发器的功能。(扬智电子笔试)! }; c* x9 a1 ?- V! N- s, t3 f5 c" w
44、用传输门和倒向器搭一个边沿触发器。(扬智电子笔试)
/ T7 P- w4 d h* D8 _45、用逻辑们画出D触发器。(威盛VIA 2003.11.06 上海笔试试题)
1 y4 N9 |- E1 K) Y1 r46、画出DFF的结构图,用verilog实现之。(威盛): X% Z( m& |3 y$ J$ F
47、画出一种CMOS的D锁存器的电路图和版图。(未知)% I9 s9 \7 \( x2 ^4 u& V4 y9 k& f
48、D触发器和D锁存器的区别。(新太硬件面试)6 g3 ^0 D# o, w. ^ c! q
49、简述latch和filp-flop的异同。(未知)
. Z. w( e, C7 \ n; {50、LATCH和DFF的概念和区别。(未知)
6 k, B1 o1 ~- V$ q1 m$ t) V! t51、latch与register的区别,为什么现在多用register.行为级描述中latch如何产生的。
% ^ ^! a* ]9 U/ N( K9 H! w(南山之桥)
' B5 } Z9 |6 y# U52、用D触发器做个二分颦的电路.又问什么是状态图。(华为)7 _- D" W9 s* x( u4 w0 j
53、请画出用D触发器实现2倍分频的逻辑电路?(汉王笔试)! @6 B/ y% l& Y$ n5 G8 o0 y) R& z
54、怎样用D触发器、与或非门组成二分频电路?(东信笔试); Z) K" a6 g* B3 P7 P6 X
55、How many flip-flop circuits are needed to divide by 16? (Intel) 16分频?. k5 A& o/ @! U3 b8 J
56、用filp-flop和logic-gate设计一个1位加法器,输入carryin和current-stage,输出
2 }6 N8 ^8 }8 x- w$ e( W; A! R* ^7 ecarryout和next-stage. (未知)( c7 ~1 f1 p) E$ W- Z: l2 f
57、用D触发器做个4进制的计数。(华为)- N2 p9 m J* f8 u5 Y
58、实现N位Johnson Counter,N=5。(南山之桥). v$ [. y0 U% ?, W$ c. s
59、用你熟悉的设计方式设计一个可预置初值的7进制循环计数器,15进制的呢?(仕兰9 a G, x. i, L. f( t! U0 A3 z
微电子)
0 v3 ~1 L, s) o60、数字电路设计当然必问Verilog/VHDL,如设计计数器。(未知)
1 m/ A8 e& Z M0 w7 K" n+ @) u6 c61、BLOCKING NONBLOCKING 赋值的区别。(南山之桥)2 u5 E* u7 ?/ r" H
62、写异步D触发器的verilog module。(扬智电子笔试)) y, Z) Q( C% \% O2 b9 {
module dff8(clk , reset, d, q);
* H$ {. h- a& }5 D0 F4 k. @input clk;6 ?/ e% ~1 f% P, t
input reset;
3 j) t" K2 a) u3 ?" J7 E) B3 Linput [7:0] d;7 D1 z( G9 `' V& z- u
output [7:0] q;* Q9 }4 g: K9 [" n0 t
reg [7:0] q;
, g2 C) c8 I9 m% }) z' `) ?always @ (posedge clk or posedge reset)
3 }% m( n. {& X if(reset)9 K" J4 P! `# c. K) b+ i! U
q <= 0;
, J* N. Z# Z2 S6 _. q2 i+ q else: f. N# e3 y$ i. X& [3 C; |5 b A
q <= d;8 k+ |0 `0 M x* r# w R
endmodule3 c0 d; n4 `+ A
63、用D触发器实现2倍分频的Verilog描述? (汉王笔试)
) |6 y7 P/ \8 E; @1 amodule divide2( clk , clk_o, reset);
2 x: y$ V& _' r- V9 _( d: { input clk , reset;4 D) O. y0 K% q2 e* ^1 I5 }
output clk_o;/ {3 b1 w0 n: h
wire in; ! ?9 s! G: l! [8 G
reg out ;
/ ~8 g6 L3 H# a) B; E; p2 ~/ | always @ ( posedge clk or posedge reset)
! G- @. Q" u# _, Z# N if ( reset)6 d8 W* N3 G$ D. S$ D
out <= 0;' J/ i+ e$ x6 B t r2 q7 p
else8 `, j9 r' a+ v6 [- c' y
out <= in;0 `4 R- v4 f5 W
assign in = ~out;
5 y! @) x" t9 P5 I, s2 b assign clk_o = out;, d% E9 n6 F* ~! }: y' S' I
endmodule
; p% @" U+ H$ F64、可编程逻辑器件在现代电子设计中越来越重要,请问:a) 你所知道的可编程逻辑器
$ _! G5 `+ f2 }. @ m4 T0 {件有哪些? b) 试用VHDL或VERILOG、ABLE描述8位D触发器逻辑。(汉王笔试), h1 X. E$ [/ v/ s& `
PAL,PLD,CPLD,FPGA。
& ~; T+ s0 Y1 w) fmodule dff8(clk , reset, d, q);
" G) R7 G! @" O! E4 A. ninput clk;
4 x+ m+ I8 u9 oinput reset;
1 S( X* N, i# einput d;
2 k7 S8 I! d- p! Aoutput q;( d% H! c3 a5 [$ r
reg q;: u6 f: m' v% [8 ]
always @ (posedge clk or posedge reset)- K; E! j: [5 }# s3 d
if(reset)+ m: B* |& Y* S* w D, H
q <= 0;
) O) ~1 o2 g6 B1 C else
0 g+ X1 {/ F) L4 L- Z4 N9 M3 g5 r q <= d;$ N0 Q* ~- \* b- w5 i5 P, p
endmodule
2 B5 r, O) D, A5 T+ [4 K2 w65、请用HDL描述四位的全加法器、5分频电路。(仕兰微电子)
6 y& D) z0 c' O2 _66、用VERILOG或VHDL写一段代码,实现10进制计数器。(未知)
( o" q0 `+ Z! G67、用VERILOG或VHDL写一段代码,实现消除一个glitch。(未知)
2 @) @5 R7 a; G) d S68、一个状态机的题目用verilog实现(不过这个状态机画的实在比较差,很容易误解
- F0 A2 B8 ] Z2 {+ n的)。(威盛VIA 2003.11.06 上海笔试试题)1 [ }2 }0 K# |1 L
69、描述一个交通信号灯的设计。(仕兰微电子)
4 j3 `2 N6 k* Z( K# N+ A70、画状态机,接受1,2,5分钱的卖报机,每份报纸5分钱。(扬智电子笔试)% ~, ] z# y0 Q1 b# I
71、设计一个自动售货机系统,卖soda水的,只能投进三种硬币,要正确的找回钱
# o! f* C- N* o: i, k$ Q O8 S数。 (1)画出fsm(有限状态机);(2)用verilog编程,语法要符合fpga设计7 E& m5 |5 Z3 H4 Z& R0 D, D4 |
的要求。(未知)
) ~; x5 {0 x6 y# X72、设计一个自动饮料售卖机,饮料10分钱,硬币有5分和10分两种,并考虑找零:(1) K# J4 y9 a( E- w' H( ^2 T
画出fsm(有限状态机);(2)用verilog编程,语法要符合fpga设计的要求;(3)设计: M; w% O" w- O6 E
工程中可使用的工具及设计大致过程。(未知)
. n: o# E4 T* H! K2 c# U73、画出可以检测10010串的状态图,并verilog实现之。(威盛)# H. Z1 p4 u; I k* S
74、用FSM实现101101的序列检测模块。(南山之桥)
; S7 C5 D5 ?2 g" na为输入端,b为输出端,如果a连续输入为1101则b输出为1,否则为0。
6 A1 @4 o j! y+ Y例如a: 0001100110110100100110
- [5 d7 b7 Y5 e) r) V b: 0000000000100100000000, X9 u7 c2 F0 p
请画出state machine;请用RTL描述其state machine。(未知)
2 G3 I* Y- s/ x3 h; e+ S75、用verilog/vddl检测stream中的特定字符串(分状态用状态机写)。(飞利浦-大唐
; x( l( ?# k( ^笔试)
6 m# z3 v( G! }( M76、用verilog/vhdl写一个fifo控制器(包括空,满,半满信号)。(飞利浦-大唐笔试)
" e+ t6 y; N# J7 O77、现有一用户需要一种集成电路产品,要求该产品能够实现如下功能:y=lnx,其中,x8 b. {1 F2 v8 ^& N0 b5 Z
为4位二进制整数输入信号。y为二进制小数输出,要求保留两位小数。电源电压为3~5v假
. x9 i: o5 B5 L. m1 G# k8 G设公司接到该项目后,交由你来负责该产品的设计,试讨论该产品的设计全程。(仕兰微
& A( t2 v1 m# m6 p* d电子)2 Q# V4 S% q6 J3 m# }
78、sram,falsh memory,及dram的区别?(新太硬件面试)
$ t, l: A# X1 I; D& S% k1 ~79、给出单管DRAM的原理图(西电版《数字电子技术基础》作者杨颂华、冯毛官205页图96 R' m" I1 T6 A/ Q. b$ O
-14b),问你有什么办法提高refresh time,总共有5个问题,记不起来了。(降低温
- H* X" o( r% F' f! D/ M' f度,增大电容存储容量)(Infineon笔试)
' o0 V3 D9 z$ h- N80、Please draw schematic of a common SRAM cell with 6 transistors,point out
8 Y2 G2 k3 l+ n+ lwhich nodes can store data and which node is word line control? (威盛笔试题
- \0 H+ J6 M" s: m$ kcircuit design-beijing-03.11.09)$ H" i7 K1 r1 [1 [. S1 q" O
81、名词:sram,ssram,sdram
8 z) o3 h# l' b0 L5 y6 m" K名词IRQ,BIOS,USB,VHDL,SDR
& _$ o; c2 Q/ U1 d& [" n0 l' [IRQ: Interrupt ReQuest
6 s7 |) {" R5 R+ g: ]BIOS: Basic Input Output System- u, C: q9 C. j) v" M# W: |
USB: Universal Serial Bus% X+ s# Q% j' i9 g
VHDL: VHIC Hardware Description Language5 S# q# t9 T. |0 {, c3 ]6 E
SDR: Single Data Rate, Z/ {: @# q: e( J. U
压控振荡器的英文缩写(VCO)。3 {8 k9 I) Q6 m
动态随机存储器的英文缩写(DRAM)。4 f! s7 t4 c/ Z+ \5 F, v- o+ \
名词解释,无聊的外文缩写罢了,比如PCI、ECC、DDR、interrupt、pipeline、$ y& o5 Q- Q0 l: v0 c4 R* K, M, M
IRQ,BIOS,USB,VHDL,VLSI VCO(压控振荡器) RAM (动态随机存储器),FIR IIR DFT(离散
' y7 A% v# q8 V" N傅立叶变换)或者是中文的,比如:a.量化误差 b.直方图 c.白平衡 4 i& c/ b8 Z5 Z5 C3 N
4 r1 {, f7 Z4 A4 G____________________________________________________________________________" W, I* V1 N- a% @' G2 \" N
IC设计基础(流程、工艺、版图、器件)& X4 e% }6 S% a: |0 |- {
1、我们公司的产品是集成电路,请描述一下你对集成电路的认识,列举一些与集成电路
8 S! C# p: \: C) i% z- v相关的内容(如讲清楚模拟、数字、双极型、CMOS、MCU、RISC、CISC、DSP、ASIC、FPGA" ^& P* w$ F3 ?4 g i- _4 I3 p# i
等的概念)。(仕兰微面试题目)! P) ~4 m+ G" Y9 B4 d; d6 Z
2、FPGA和ASIC的概念,他们的区别。(未知)
9 F7 ?8 c6 \5 T& a# H答案:FPGA是可编程ASIC。9 k. Z9 \1 }: a
ASIC:专用集成电路,它是面向专门用途的电路,专门为一个用户设计和制造的。根据一
) f s, y7 n% M- F9 x个用户的特定要求,能以低研制成本,短、交货周期供货的全定制,半定制集成电路。与
( E% z' ~) R5 P3 t$ M0 X/ S; w门阵列等其它ASIC(Application Specific IC)相比,它们又具有设计开发周期短、设计1 X" p! b' Z5 @/ a- C0 X. R
制造成本低、开发工具先进、标准产品无需测试、质量稳定以及可实时在线检验等优点
' w d) z! j/ |* \" C# i6 C3、什么叫做OTP片、掩膜片,两者的区别何在?(仕兰微面试题目)+ H U- P/ ]8 K! y. j
4、你知道的集成电路设计的表达方式有哪几种?(仕兰微面试题目)% F+ p- O; d$ a/ o( f O$ A/ t
5、描述你对集成电路设计流程的认识。(仕兰微面试题目)" A& X5 h# y- w4 X5 I, c/ F
6、简述FPGA等可编程逻辑器件设计流程。(仕兰微面试题目)
( i* c1 O6 x) U/ H3 ]) Z) ?7、IC设计前端到后端的流程和eda工具。(未知), s9 e7 _$ _ m; W
8、从RTL synthesis到tape out之间的设计flow,并列出其中各步使用的tool.(未知)) f9 b8 C3 g! U5 C. ?
9、Asic的design flow。(威盛VIA 2003.11.06 上海笔试试题)3 @* {' u! a% d% R2 u o
10、写出asic前期设计的流程和相应的工具。(威盛)- Z7 ?2 V2 H& A% C- [ `" }
11、集成电路前段设计流程,写出相关的工具。(扬智电子笔试)
4 C7 u8 I6 h+ l ^# o. P先介绍下IC开发流程:
8 R5 b1 S3 B y" U& c* z U1.)代码输入(design input)
4 A* t, Y! i# R: [用vhdl或者是verilog语言来完成器件的功能描述,生成hdl代码1 i. F- X! G# b8 o* n5 O4 e5 P
语言输入工具:SUMMIT VISUALHDL
+ f X% E* R# S& z3 F8 { MENTOR RENIOR& F' U9 e. h; a, i+ t2 O
图形输入: composer(cadence); ' ], E3 p$ z1 b E/ {9 H! _
viewlogic (viewdraw)
& n; Z' S+ t% P! [, t4 c" l" e2.)电路仿真(circuit simulation)
+ X z$ @+ v8 ~: `+ x8 z9 [将vhd代码进行先前逻辑仿真,验证功能描述是否正确4 b% ^4 k+ s( t
数字电路仿真工具:
' p" w9 f" U7 R( k Verolog: CADENCE Verolig-XL6 r7 C) d& t3 N
SYNOPSYS VCS
: E, z M! v! X0 X+ s MENTOR Modle-sim. @9 Q, U ?' J1 a
VHDL : CADENCE NC-vhdl6 t' R0 I" M$ b+ v+ V- `. Y. s* a) ~
SYNOPSYS VSS
4 e& j6 b+ C# M/ [* O( K- D& t& F MENTOR Modle-sim
/ l) [7 `; e, J' e7 {. i% `模拟电路仿真工具:
- A' K# R- B- j5 K3 q# N7 U$ z( V" ] ***ANTI HSpice pspice,spectre micro microwave: eesoft : hp
3 A: ?: O9 v& W8 u ?( x+ g: v3.)逻辑综合(synthesis tools)
2 o; Z. E2 _! s9 g) s* K逻辑综合工具可以将设计思想vhd代码转化成对应一定工艺手段的门级电路;将初级仿真
5 T. W7 z/ D# j4 Z中所没有考虑的门沿(gates delay)反标到生成的门级网表中,返回电路仿真阶段进行再% ~- f9 r8 [9 R6 l$ D
仿真。最终仿真结果生成的网表称为物理网表。" e0 s- L6 s0 a' q; l! Q0 q
12、请简述一下设计后端的整个流程?(仕兰微面试题目)# f5 L' c; y* A& S8 ~
13、是否接触过自动布局布线?请说出一两种工具软件。自动布局布线需要哪些基本元
0 i( z2 e% d7 r& z" A6 i素?(仕兰微面试题目)# D$ e9 T6 m4 F% U6 ^4 D$ h
14、描述你对集成电路工艺的认识。(仕兰微面试题目). K# W8 H2 x8 e2 @" G4 f' d6 L
15、列举几种集成电路典型工艺。工艺上常提到0.25,0.18指的是什么?(仕兰微面试题
; k9 g+ F# f4 U2 X5 g' ^ w0 a+ Z目)
6 `/ P8 `) D; ~6 r7 k1 \" c# M4 g16、请描述一下国内的工艺现状。(仕兰微面试题目)
% c# j2 l0 _; d6 ?) s. T6 G5 d17、半导体工艺中,掺杂有哪几种方式?(仕兰微面试题目)/ q; }; u4 B2 d
18、描述CMOS电路中闩锁效应产生的过程及最后的结果?(仕兰微面试题目)/ K1 A6 T0 R: q1 A
19、解释latch-up现象和Antenna effect和其预防措施.(未知)
* m% F# C, w: |2 s# h! ^20、什么叫Latchup?(科广试题)& z9 k5 [6 b! X8 G; A0 Y% i1 K
21、什么叫窄沟效应? (科广试题)
$ \3 d0 u/ n: u2 d2 c2 O22、什么是NMOS、PMOS、CMOS?什么是增强型、耗尽型?什么是PNP、NPN?他们有什么差
6 W# w, n0 h4 `8 s0 f% S* r% R7 y( l1 X别?(仕兰微面试题目)
, {% V% r. D) z4 B6 `* Z23、硅栅COMS工艺中N阱中做的是P管还是N管,N阱的阱电位的连接有什么要求?(仕兰微) B- ?7 V ~5 F9 M8 J8 |- ]
面试题目)! D$ v; x0 @' ?: J$ P
24、画出CMOS晶体管的CROSS-OVER图(应该是纵剖面图),给出所有可能的传输特性和转) Y; k- {3 e9 v9 |' m
移特性。(Infineon笔试试题)& S9 S4 K& E4 ]9 H% ]
25、以interver为例,写出N阱CMOS的process流程,并画出剖面图。(科广试题)
; g9 ]5 Q' Q, Q" E( j26、Please explain how we describe the resistance in semiconductor. Compare
" ~. {8 Y2 u5 `; uthe resistance of a metal,poly and diffusion in tranditional CMOS process.(威0 `2 ^/ e* t& ]# W
盛笔试题circuit design-beijing-03.11.09)& @8 T8 v- ~& k( d, J
27、说明mos一半工作在什么区。(凹凸的题目和面试)- j, h0 ~# M& i( l
28、画p-bulk 的nmos截面图。(凹凸的题目和面试)
; A8 w& N/ N+ W2 Z. I5 _29、写schematic note(?), 越多越好。(凹凸的题目和面试)
6 @4 I/ Y0 o. V" R30、寄生效应在ic设计中怎样加以克服和利用。(未知)4 N0 l8 _. z0 X+ ^6 x8 G9 h
31、太底层的MOS管物理特性感觉一般不大会作为笔试面试题,因为全是微电子物理,公
( {! l: ?5 x) \ x) P$ V式推导太罗索,除非面试出题的是个老学究。IC设计的话需要熟悉的软件: Cadence,
0 K+ s* L$ }/ G" P; @: J2 e- ?2 GSynopsys, Avant,UNIX当然也要大概会操作。
1 P5 ]" m4 Q' m4 X! y32、unix 命令cp -r, rm,uname。(扬智电子笔试)
9 x1 O6 ^8 `1 q/ J' c0 H8 u3 D; K
( d; @# W: i) K5 `2 e___________________________________________________________________________
: k# {" n1 v6 @. g' e; p$ _* ? 单片机、MCU、计算机原理# }: R# O1 K( O8 G+ y% A! U- m6 M, c
1、简单描述一个单片机系统的主要组成模块,并说明各模块之间的数据流流向和控制流: d+ F: T1 f' y
流向。简述单片机应用系统的设计原则。(仕兰微面试题目)
5 ^* q5 {- t1 U+ n! ~* h2、画出8031与2716(2K*8ROM)的连线图,要求采用三-八译码器,8031的P2.5,P2.4和
5 [1 I- l; q! m! AP2.3参加译码,基本地址范围为3000H-3FFFH。该2716有没有重叠地址?根据是什么?若
& c7 K3 x7 n! @5 j有,则写出每片2716的重叠地址范围。(仕兰微面试题目)
( b2 Y) E9 a; r+ M9 Z3、用8051设计一个带一个8*16键盘加驱动八个数码管(共阳)的原理图。(仕兰微面试4 [# p ?# k4 w3 b1 Z
题目)
+ n9 Q! l) R) Z# [4 p4、PCI总线的含义是什么?PCI总线的主要特点是什么? (仕兰微面试题目)% H9 a3 r+ y2 b% [3 s( i/ G
5、中断的概念?简述中断的过程。(仕兰微面试题目)7 l+ {2 |% ?" a) y
6、如单片机中断几个/类型,编中断程序注意什么问题;(未知)
6 t; `9 Y3 ]8 F n5 }1 z7、要用一个开环脉冲调速系统来控制直流电动机的转速,程序由8051完成。简单原理如; e$ u5 z X( ^. _
下:由P3.4输出脉冲的占空比来控制转速,占空比越大,转速越快;而占空比由K7-K0八
7 @$ F# z2 W" Q' y5 h0 X, N, K个开关来设置,直接与P1口相连(开关拨到下方时为"0",拨到上方时为"1",组成一个八$ c. g" t8 M2 Z
位二进制数N),要求占空比为N/256。 (仕兰微面试题目)
8 B4 M2 J% ^5 s. L3 R: c" ~?? 下面程序用计数法来实现这一功能,请将空余部分添完整。
! I! B3 o$ c7 ??? MOV P1,#0FFH + _5 q" o( `6 T
?? LOOP1 :MOV R4,#0FFH : g" V! Q9 U9 g! w
?? -------- / ^ n' U& B7 ]! A+ O( E: Y
?? MOV R3,#00H
- }% _4 r3 \2 ~6 s3 P?? LOOP2 :MOV A,P1 6 P# V% P: Q9 ?3 |. y
?? --------
5 {6 w6 M/ H. r. ~# E/ D& E?? SUBB A,R3 - ~/ i) J( {) }3 h
?? JNZ SKP1
) i/ ?) a, Z f# X/ a?? --------
2 y$ A9 u' v5 ?5 O# X?? SKP1:MOV C,70H
- p0 N% D) Z. m/ z?? MOV P3.4,C * }" K3 i8 u n C" A9 ~) S
?? ACALL DELAY :此延时子程序略
- |: n' [8 W7 t; f/ x6 ]?? --------
* \1 e6 H% \; R+ L, B" q?? -------- + z B/ k1 T! |# z# k5 i
?? AJMP LOOP1
/ S) P8 f* N! O& N* t* o8、单片机上电后没有运转,首先要检查什么?(东信笔试题)
3 ~4 ^( v2 n- ^- |9、What is PC Chipset? (扬智电子笔试)
7 ?/ f( J5 _; _芯片组(Chipset)是主板的核心组成部分,按照在主板上的排列位置的不同,通常分为9 w! Z( V' q l6 H, o
北桥芯片和南桥芯片。北桥芯片提供对CPU的类型和主频、内存的类型和最大容量、
( T: i/ z) w$ Q yISA/PCI/AGP插槽、ECC纠错等支持。南桥芯片则提供对KBC(键盘控制器)、RTC(实时时5 N( q# a* S, Y) V
钟控制器)、USB(通用串行总线)、Ultra DMA/33(66)EIDE数据传输方式和ACPI(高级
6 G5 w3 \+ r" L能源管理)等的支持。其中北桥芯片起着主导性的作用,也称为主桥(Host Bridge)。
; H) K3 q+ p6 c2 o 除了最通用的南北桥结构外,目前芯片组正向更高级的加速集线架构发展,Intel的
1 p) ]- H* i1 Y* t$ X8xx系列芯片组就是这类芯片组的代表,它将一些子系统如IDE接口、音效、MODEM和USB直! c/ M/ a3 `) ]" w% V
接接入主芯片,能够提供比PCI总线宽一倍的带宽,达到了266MB/s。3 q0 v4 T$ {% B% z% |! z2 e
10、如果简历上还说做过cpu之类,就会问到诸如cpu如何工作,流水线之类的问题。
6 E, s& k, B/ u: J- S) [( \(未知)/ [) K! P/ x) c" V, R
11、计算机的基本组成部分及其各自的作用。(东信笔试题)
+ e8 x { v2 ^12、请画出微机接口电路中,典型的输入设备与微机接口逻辑示意图(数据接口、控制接
; f. A Z9 V. o3 V5 h0 r$ P3 w; I口、所存器/缓冲器)。 (汉王笔试)$ i: e6 C; X( l+ G( h% `
13、cache的主要部分什么的。(威盛VIA 2003.11.06 上海笔试试题)6 B6 N2 e) K3 e1 @1 u: }4 ? O
14、同步异步传输的差异(未知) W* d+ |2 h5 X N
15、串行通信与同步通信异同,特点,比较。(华为面试题)! @7 {+ o. z: u% T. {" y" r
16、RS232c高电平脉冲对应的TTL逻辑是?(负逻辑?) (华为面试题)
, |, n* j3 A8 x; k% C$ E# P" V5 p9 e; Z
___________________________________________________________________________; ]* s* Y6 a) o% ^6 E
信号与系统
7 y, S' s2 B6 W2 H4 u" Z1、的话音频率一般为300~3400HZ,若对其采样且使信号不失真,其最小的采样频率应为
4 e+ H" |7 {6 e- b5 K多大?若采用8KHZ的采样频率,并采用8bit的PCM编码,则存储一秒钟的信号数据量有多; k& W: U, E2 M) G
大?(仕兰微面试题目)
* d0 d8 |# O# x Z+ G1 p2、什么耐奎斯特定律,怎么由模拟信号转为数字信号。(华为面试题)4 _: y; e2 k5 H$ O. D
3、如果模拟信号的带宽为 5khz,要用8K的采样率,怎么办? (lucent) 两路?! E) j: h, A) _1 s
4、信号与系统:在时域与频域关系。(华为面试题)# N5 U9 y- ~3 q0 c1 d+ |/ }- g! [
5、给出时域信号,求其直流分量。(未知)1 K8 c1 M$ t% Z3 z) ^
6、给出一时域信号,要求(1)写出频率分量,(2)写出其傅立叶变换级数;(3)当波6 O v5 {' h/ d' F4 c
形经过低通滤波器滤掉高次谐波而只保留一次谐波时,画出滤波后的输出波形。(未知)
! k y @7 ^$ m4 q7、sketch 连续正弦信号和连续矩形波(都有图)的傅立叶变换 。(Infineon笔试试题)
5 A1 `( |! X' |/ l8、拉氏变换和傅立叶变换的表达式及联系。(新太硬件面题)
# {2 ~9 @4 B0 m% q; \
$ ], E* H) Z% g0 D+ Y_________________________________________________________________________
7 k. V( S7 A: ?' X DSP、嵌入式、软件等- w; B* a$ B9 _, p8 f0 ~5 Q# x
1、请用方框图描述一个你熟悉的实用数字信号处理系统,并做简要的分析;如果没有,5 u: t) a& o: A" }! c4 `
也可以自己设计一个简单的数字信号处理系统,并描述其功能及用途。(仕兰微面试题" b/ h& |/ c" r, Q) {+ u5 ]
目)
7 H3 B# S" N% W( h2、数字滤波器的分类和结构特点。(仕兰微面试题目)
( A1 a$ {0 W9 ~" w3、IIR,FIR滤波器的异同。(新太硬件面题)% q- c# Q$ x" m& Z6 |
4、拉氏变换与Z变换公式等类似东西,随便翻翻书把如.h(n)=-a*h(n-1)+b*δ(n) a.求h
( F1 O0 Q; r/ Z K5 \(n)的z变换;b.问该系统是否为稳定系统;c.写出FIR数字滤波器的差分方程;(未知)
! n& u% o4 r* o% K5、DSP和通用处理器在结构上有什么不同,请简要画出你熟悉的一种DSP结构图。(信威
. I; h4 w* W1 w' `dsp软件面试题). e# @2 a0 u" c
6、说说定点DSP和浮点DSP的定义(或者说出他们的区别)(信威dsp软件面试题)) g! z! \4 U7 m% ^6 Z
7、说说你对循环寻址和位反序寻址的理解.(信威dsp软件面试题). p5 l8 h" Q: x* V
8、请写出【-8,7】的二进制补码,和二进制偏置码。用Q15表示出0.5和-0.5.(信威9 X5 b/ g0 B6 M
dsp软件面试题)% K% f0 d+ f3 e# K
9、DSP的结构(哈佛结构);(未知)
& R# C4 d5 |6 J" }; O' u10、嵌入式处理器类型(如ARM),操作系统种类(Vxworks,ucos,winCE,linux),操作系
( G1 B$ ~9 \ b+ d6 B) {统方面偏CS方向了,在CS篇里面讲了;(未知)
& E! [$ Y; J2 `/ P11、有一个LDO芯片将用于对手机供电,需要你对他进行评估,你将如何设计你的测试项
% Q- C% _1 N% n& H目?
/ L5 u- v, p: Q" f' K: c1 j12、某程序在一个嵌入式系统(200M CPU,50M SDRAM)中已经最优化了,换到零一个系7 N- Q" S7 ?% c) w9 B# |' d
统(300M CPU,50M SDRAM)中是否还需要优化? (Intel)
7 @/ `3 A5 D1 x3 e# t13、请简要描述HUFFMAN编码的基本原理及其基本的实现方法。(仕兰微面试题目)
2 Y. C3 S4 [. R' ]) [8 z& k- j4 J14、说出OSI七层网络协议中的四层(任意四层)。(仕兰微面试题目)7 X2 [% p6 C; W) C
15、A) (仕兰微面试题目)+ [; ?! f7 F: c$ C% b% {3 r
??#i nclude
$ o3 r P" C+ ?6 d4 e: g??void testf(int*p)
7 W2 P2 C( R% f, g& U3 V& Y??{ ; J) D; S' q. N. M
??*p+=1;
4 K8 A. {8 x: E# p4 n4 s0 k??} 1 r: I/ \" T& Q8 g; W% ]
??main()
0 u8 K/ I; O& K1 H Q??{ & n1 J6 i$ g3 i3 ~0 y% Q* E! o
??int *n,m[2];
1 I. S! m* H' P! W??n=m; ( a5 Q: L: Z% k
??m[0]=1; : m( L3 ?" G. \% }* ?/ K
??m[1]=8; 8 |$ s: v! |% M1 P
??testf(n); - ? b# t' ] K6 `
??printf("Data value is %d ",*n);
4 S# n8 R2 e+ m( j9 e! B??}
7 e; V; W; D6 ^6 u??------------------------------
% ?) P& {9 p/ E) N% s??B) 4 r T( b2 @7 P2 G6 ^
??#i nclude
) x6 F, d' H8 i X% V) ?2 k! V7 {??void testf(int**p)
7 e+ F) U) z/ \, p??{ - m I& [8 ?, x8 p* m% ^& k
??*p+=1;
6 l7 q, s. s8 c9 @: P* w! S5 O2 r??} $ z) `( e$ y6 n: P
??main() - O$ P8 c1 ]' Z, g
??{int *n,m[2]; , T4 S) `6 J; L) L2 m% \$ T$ r
??n=m;
e: y& f# H( ~& v??m[0]=1;
; C3 S0 d- P" g) G??m[1]=8;
' a$ K$ [6 J! h. P' c" F??testf(&n);
$ q( r& a4 [1 i* K' i??printf(Data value is %d",*n);
( p% H& @- g1 b* B- b z??}
- X% s0 A' w$ [2 d# W+ S* O??下面的结果是程序A还是程序B的? r! K' J+ d" J
??Data value is 8 ]3 Q2 t3 P% T
??那么另一段程序的结果是什么?
& c! l8 h# Y% E) ?) m! a16、那种排序方法最快? (华为面试题)/ I. n- T- _* T3 m* c2 f
17、写出两个排序算法,问哪个好?(威盛)$ j% u! r1 |; m0 f0 R# f; s
18、编一个简单的求n!的程序 。(Infineon笔试试题)
. V! s1 c% C2 G6 T. Z8 Z/ P6 s19、用一种编程语言写n!的算法。(威盛VIA 2003.11.06 上海笔试试题)
6 t2 r' P( [: d3 n8 o: t20、用C语言写一个递归算法求N!;(华为面试题)
6 L/ P$ O1 {- J2 v' q) `21、给一个C的函数,关于字符串和数组,找出错误;(华为面试题) . i4 \! B$ O$ `1 {/ G% {5 E" t, g
22、防火墙是怎么实现的? (华为面试题)3 z, d2 Q1 r O3 }( N. @2 d
23、你对哪方面编程熟悉?(华为面试题)
2 s4 F6 W2 b8 q) y6 L% _6 `24、冒泡排序的原理。(新太硬件面题)$ R# ?% H6 P9 {/ j3 E
25、操作系统的功能。(新太硬件面题). Q. X; S+ b6 U: y4 D) i
26、学过的计算机语言及开发的系统。(新太硬件面题)! w# x2 Z& I& z% M
27、一个农夫发现围成正方形的围栏比长方形的节省4个木桩但是面积一样.羊的数目和正 k7 p# h# G: S, n& {3 Q8 F- K8 D2 y
方形围栏的桩子的个数一样但是小于36,问有多少羊?(威盛)6 F$ ~6 F2 R. a- a
28、C语言实现统计某个cell在某.v文件调用的次数(这个题目真bt) (威盛VIA
+ P. N% Q4 K% V* }6 X% \& ?" T2003.11.06 上海笔试试题)
! B0 K+ e" p! G3 c29、用C语言写一段控制手机中马达振子的驱动程序。(威胜)
+ g0 P0 ^/ T5 y30、用perl或TCL/Tk实现一段字符串识别和比较的程序。(未知)% y0 r) N& _3 [% v& ^7 r
31、给出一个堆栈的结构,求中断后显示结果,主要是考堆栈压入返回地址存放在低端地
& H- n: H& T. d$ [7 E- Z r址还是高端。(未知)) G7 j6 s* Q& c/ Q6 E% y- J. n% K
32、一些DOS命令,如显示文件,拷贝,删除。(未知)6 }5 B$ A9 N) T5 |! ^1 `) N8 t! C
33、设计一个类,使得该类任何形式的派生类无论怎么定义和实现,都无法产生任何对象
, w& l2 O4 g# D4 w4 Y实例。(IBM)
: }/ G$ |. R0 U+ ^34、What is pre-emption? (Intel), L, _3 k+ I/ p' e( [( g4 ^
35、What is the state of a process if a resource is not available? (Intel)
$ m L) W/ j' d) R9 r8 n36、三个 float a,b,c;问值(a+b)+c==(b+a)+c, (a+b)+c==(a+c)+b。(Intel) ! S/ i" P! f6 {6 a2 j( r
37、把一个链表反向填空。 (lucent), G3 K1 x- A- `: g, h" N$ b
38、x^4+a*x^3+x^2+c*x+d 最少需要做几次乘法? (Dephi): N* \" F5 e* j) r9 h! `$ a) X8 t
5 n8 O: q4 I! [2 _
____________________________________________________________________________' I b. d6 g6 }9 B8 U) g
主观题
9 s" e* s* m8 Y/ [! Y" f. B% K1、你认为你从事研发工作有哪些特点?(仕兰微面试题目)
' O" W, D1 n" D2、说出你的最大弱点及改进方法。(威盛VIA 2003.11.06 上海笔试试题)
6 M0 A. F( c( y$ T4 u: J3、说出你的理想。说出你想达到的目标。 题目是英文出的,要用英文回答。(威盛VIA
) M; ?2 A( v. T; }4 E2003.11.06 上海笔试试题)
/ a$ F7 H: a" A3 `+ d$ {0 p4、我们将研发人员分为若干研究方向,对协议和算法理解(主要应用在网络通信、图象% }& M3 _6 j" @- P/ Q" p* ?' d
语音压缩方面)、电子系统方案的研究、用MCU、DSP编程实现电路功能、用ASIC设计技术9 p0 r% R( H8 M9 {8 D
设计电路(包括MCU、DSP本身)、电路功能模块设计(包括模拟电路和数字电路)、集成6 o+ g. [; ^) ^" U
电路后端设计(主要是指综合及自动布局布线技术)、集成电路设计与工艺接口的研究。
; n, e- b6 v8 a你希望从事哪方面的研究?(可以选择多个方向。另外,已经从事过相关研发的人员可以
: A3 C R, }, Y% n详细描述你的研发经历)。(仕兰微面试题目)
; L: T% v* ^2 [1 x4 v- N: M5、请谈谈对一个系统设计的总体思路。针对这个思路,你觉得应该具备哪些方面的知
* r' s3 }( w! g* Y8 @) o识?(仕兰微面试题目), x% m+ G$ K3 `+ E# s% b
6、设想你将设计完成一个电子电路方案。请简述用EDA软件(如PROTEL)进行设计(包括& Z* f, i/ o/ E& B# H2 I) j ]
原理图和PCB图)到调试出样机的整个过程。在各环节应注意哪些问题?电源的稳定,电4 g6 b+ g) D! n" v* g7 _$ u. ]8 k
容的选取,以及布局的大小。(汉王笔试), |3 R S1 \7 V$ |1 ]+ _& O
9 x* {! ~* a$ k0 @: r共同的注意点
3 u% h5 R, h7 {$ |' U" M1.一般情况下,面试官主要根据你的简历提问,所以一定要对自己负责,把简历上的东西
8 Q. f! q0 {; k5 y: V0 Z搞明白;5 e1 d1 C0 I* ~0 d6 J
2.个别招聘针对性特别强,就招目前他们确的方向的人,这种情况下,就要投其所好,尽
, v5 S9 X9 f$ T- u2 O4 z7 s' J量介绍其所关心的东西。% o3 b/ S+ k# Y6 N& E
3.其实技术面试并不难,但是由于很多东西都忘掉了,才觉得有些难。所以最好在面试前
; E. T0 i) l/ I# V: ?; {% G' T把该看的书看看。
& y& V5 k8 C) j7 ~0 j7 q5 c3 {4.虽然说技术面试是实力的较量与体现,但是不可否认,由于不用面试官/公司所专领域" |/ i) |* i1 U& a- {
及爱好不同,也有面试也有很大的偶然性,需要冷静对待。不能因为被拒,就否认自己或
! }6 s3 `( ^2 q+ o) S责骂公司。
0 i9 L% A4 r I3 Z$ i! J d5.面试时要take it easy,对越是自己钟情的公司越要这样。 |
|