|
模拟电路
: i/ `" c5 P0 N4 E# t0 B1、基尔霍夫定理的内容是什么?(仕兰微电子)
3 T- {6 |2 |- Y7 R2、平板电容公式(C=εS/4πkd)。(未知)
' s3 o$ C& O; D5 v) V3、最基本的如三极管曲线特性。(未知)
$ z$ c% A$ c9 z* G1 b. K' t% x* R4、描述反馈电路的概念,列举他们的应用。(仕兰微电子)) s# d. {8 @- n. M7 G; |( G
5、负反馈种类(电压并联反馈,电流串联反馈,电压串联反馈和电流并联反馈);负反. Q* Y9 E. |4 a: B6 ~* L6 ]
馈的优点(降低放大器的增益灵敏度,改变输入电阻和输出电阻,改善放大器的线性和非: z: l y8 g6 v; Y+ T
线性失真,有效地扩展放大器的通频带,自动调节作用)(未知)
5 d4 L: u h. g9 _6、放大电路的频率补偿的目的是什么,有哪些方法?(仕兰微电子)/ `$ g0 n L) M/ s9 b! Q( u
7、频率响应,如:怎么才算是稳定的,如何改变频响曲线的几个方法。(未知)
9 p2 A! Z. N7 ?8、给出一个查分运放,如何相位补偿,并画补偿后的波特图。(凹凸)3 s1 g5 w8 d% i
9、基本放大电路种类(电压放大器,电流放大器,互导放大器和互阻放大器),优缺3 |1 }, [; D: ~
点,特别是广泛采用差分结构的原因。(未知), N) C$ d/ r/ O m6 L. {
10、给出一差分电路,告诉其输出电压Y+和Y-,求共模分量和差模分量。(未知)
1 X& W8 f Z0 K. `+ w: J' t11、画差放的两个输入管。(凹凸)3 `! o( L6 I; Y& A
12、画出由运放构成加法、减法、微分、积分运算的电路原理图。并画出一个晶体管级的
+ O: v6 I% m. u运放电路。(仕兰微电子)" i+ t n! [8 O+ [2 C
13、用运算放大器组成一个10倍的放大器。(未知)
/ H% I9 E' }+ \) b14、给出一个简单电路,让你分析输出电压的特性(就是个积分电路),并求输出端某点
- g9 f9 K7 L9 Q的 rise/fall时间。(Infineon笔试试题)
. G" k+ s" j; M4 H* j15、电阻R和电容C串联,输入电压为R和C之间的电压,输出电压分别为C上电压和R上电7 o! _! z% V* R' A" ?: k
压,要求绘制这两种电路输入电压的频谱,判断这两种电路何为高通滤波器,何为低通滤
+ ?9 s0 r/ y1 a! ?" M: b波器。当RC<<T时,给出输入电压波形图,绘制两种电路的输出波形图。(未知)
6 \- ]) c8 t+ N1 m& l16、有源滤波器和无源滤波器的原理及区别?(新太硬件)
$ M$ X0 J. K. E* R5 ^* P17、有一时域信号S=V0sin(2pif0t)+V1cos(2pif1t)+V2sin(2pif3t+90),当其通过低通、
" t E- z- d' D" I) L带通、高通滤波器后的信号表示方式。(未知)
3 d I% N8 m4 }, h18、选择电阻时要考虑什么?(东信笔试题)8 M, P; r4 _4 B+ X
19、在CMOS电路中,要有一个单管作为开关管精确传递模拟低电平,这个单管你会用P管
8 y9 e- B! p; s( J2 z) g, \还是N管,为什么?(仕兰微电子)
3 O& e+ `* S3 o20、给出多个mos管组成的电路求5个点的电压。(Infineon笔试试题): g: G# }- o. X, W! a
21、电压源、电流源是集成电路中经常用到的模块,请画出你知道的线路结构,简单描述5 ?! [7 }+ X9 \; v2 j5 V1 o- D
其优缺点。(仕兰微电子)$ S! V9 J8 e+ s0 _0 E
22、画电流偏置的产生电路,并解释。(凹凸)
1 D% ^1 E v+ L: v& T4 _4 k23、史密斯特电路,求回差电压。(华为面试题)8 L8 O: h7 e' C4 a* q. R
24、晶体振荡器,好像是给出振荡频率让你求周期(应该是单片机的,12分之一周期....) 1 l+ G5 C9 Z& [& [' ~) S! Z
(华为面试题)
8 l. q! g; |/ H! P25、LC正弦波振荡器有哪几种三点式振荡电路,分别画出其原理图。(仕兰微电子)
+ P$ M$ ]" Z9 U26、VCO是什么,什么参数(压控振荡器?) (华为面试题)
# p! m: I. b% j& J2 h27、锁相环有哪几部分组成?(仕兰微电子)
( ~2 W' P& {3 z! R4 E28、锁相环电路组成,振荡器(比如用D触发器如何搭)。(未知)
* t0 c" g% n+ {0 T7 Q) g29、求锁相环的输出频率,给了一个锁相环的结构图。(未知)7 P. r/ @; V+ s) I& p! G) e2 D
30、如果公司做高频电子的,可能还要RF知识,调频,鉴频鉴相之类,不一一列举。(未/ |$ A$ c7 O" r e
知)7 f7 v! `: `" F* ~; t
31、一电源和一段传输线相连(长度为L,传输时间为T),画出终端处波形,考虑传输线
# f" e+ S- H8 \) L7 M无损耗。给出电源电压波形图,要求绘制终端波形图。(未知)
4 v3 p$ z+ R" n$ t0 e32、微波电路的匹配电阻。(未知)
' j ]- X3 ]' {: O1 l* D6 l+ L33、DAC和ADC的实现各有哪些方法?(仕兰微电子)) @3 Q. J; S7 f) q
34、A/D电路组成、工作原理。(未知)& R& V. v( n- L% m9 C
35、实际工作所需要的一些技术知识(面试容易问到)。如电路的低功耗,稳定,高速如何$ B0 T: q2 g" B
做到,调运放,布版图注意的地方等等,一般会针对简历上你所写做过的东西具体问,肯! M' z! M. b+ b- j- n; i. m' |
定会问得很细(所以别把什么都写上,精通之类的词也别用太多了),这个东西各个人就
4 J7 [, _/ I8 T! C' T9 J9 |5 Q4 L不一样了,不好说什么了。(未知)
o$ f2 b! M8 E; o. b7 S4 ?; E5 p/ `# u; J
_______________________________________________________________________
/ ?" J6 Q1 u4 x' h' M- K 数字电路
( l6 x2 S: [/ T1 k1、同步电路和异步电路的区别是什么?(仕兰微电子); R r5 o- O3 o; B
2、什么是同步逻辑和异步逻辑?(汉王笔试)
" F9 H: z. ^! ?1 y同步逻辑是时钟之间有固定的因果关系。异步逻辑是各时钟之间没有固定的因果关系。
* [% |9 [" {0 N+ i. e! p3、什么是"线与"逻辑,要实现它,在硬件特性上有什么具体要求?(汉王笔试)* I& U. E4 g5 A$ o
线与逻辑是两个输出信号相连可以实现与的功能。在硬件上,要用oc门来实现,由于不用( L q/ ?/ a! L; [% l
oc门可能使灌电流过大,而烧坏逻辑门。 同时在输出端口应加一个上拉电阻。0 C$ N7 P- W9 G. _. L- [8 r
4、什么是Setup 和Holdup时间?(汉王笔试)
" O' O7 R/ I8 U$ ]5、setup和holdup时间,区别.(南山之桥)1 R+ n; d- I8 r6 N: z# l% |
6、解释setup time和hold time的定义和在时钟信号延迟时的变化。(未知)& t, r- r. o. W: y. e
7、解释setup和hold time violation,画图说明,并说明解决办法。(威盛VIA
- Y$ X8 k, o5 o) S" a2003.11.06 上海笔试试题)
7 d8 Z9 z8 S. U" i9 xSetup/hold time 是测试芯片对输入信号和时钟信号之间的时间要求。建立时间是指触发
: {3 {2 U9 ?5 @2 K, K& V3 N器的时钟信号上升沿到来以前,数据稳定不变的时间。输入信号应提前时钟上升沿(如上, u9 B* l4 M$ X; g, r. d F) G
升沿有效)T时间到达芯片,这个T就是建立时间-Setup time.如不满足setup time,这个
9 W8 p: }0 X) P4 \& _数据就不能被这一时钟打入触发器,只有在下一个时钟上升沿,数据才能被打入触发器。7 O/ c" i# K& [: I
保持时间是指触发器的时钟信号上升沿到来以后,数据稳定不变的时间。如果hold time+ q0 H( s- c5 d, g5 T
不够,数据同样不能被打入触发器。
4 I" [- \, L3 j9 ?5 \1 m建立时间(Setup Time)和保持时间(Hold time)。建立时间是指在时钟边沿前,数据信$ w7 t# K( z8 Z* v8 Y" m: w O: n8 L
号需要保持不变的时间。保持时间是指时钟跳变边沿后数据信号需要保持不变的时间。如1 O" o) R" A2 p/ b& l& d; \% P( H; y$ Z
果不满足建立和保持时间的话,那么DFF将不能正确地采样到数据,将会出现5 H1 A( R; k1 R" t$ f
metastability的情况。如果数据信号在时钟沿触发前后持续的时间均超过建立和保持时% S, w9 V7 q6 p2 ^
间,那么超过量就分别被称为建立时间裕量和保持时间裕量。
- Q* R, Y: @8 U! a. k8、说说对数字逻辑中的竞争和冒险的理解,并举例说明竞争和冒险怎样消除。(仕兰微
% h+ y) Z$ q2 z4 ?电子)" C9 p$ e# @* b0 F% f0 l# O
9、什么是竞争与冒险现象?怎样判断?如何消除?(汉王笔试)
% a. P1 {% O! `+ H. W3 G2 X在组合逻辑中,由于门的输入信号通路中经过了不同的延时,导致到达该门的时间不一致9 H3 e8 o# R& U. R. ^4 d& {4 b, ?
叫竞争。产生毛刺叫冒险。如果布尔式中有相反的信号则可能产生竞争和冒险现象。解决* l4 z: Y! b: _
方法:一是添加布尔式的消去项,二是在芯片外部加电容。
# t1 U: A+ M; v+ j& a" p10、你知道那些常用逻辑电平?TTL与COMS电平可以直接互连吗?(汉王笔试). Y( `% R+ b0 X1 n0 c
常用逻辑电平:12V,5V,3.3V;TTL和CMOS不可以直接互连,由于TTL是在0.3-3.6V之# Q: l7 _$ ?9 M; Q; i
间,而CMOS则是有在12V的有在5V的。CMOS输出接到TTL是可以直接互连。TTL接到CMOS需
+ \3 Z: z. J- E( v% b! z要在输出端口加一上拉电阻接到5V或者12V。
& Y& S/ J9 a) C. R2 c8 V% M1 |& h: O11、如何解决亚稳态。(飞利浦-大唐笔试)
9 a* V: v7 N) J9 y% L亚稳态是指触发器无法在某个规定时间段内达到一个可确认的状态。当一个触发器进入亚8 U% |" f( u A" f/ c
稳态时,既无法预测该单元的输出电平,也无法预测何时输出才能稳定在某个正确的电平( j6 l P, x2 P
上。在这个稳定期间,触发器输出一些中间级电平,或者可能处于振荡状态,并且这种无' g- |7 l, N* j" c
用的输出电平可以沿信号通道上的各个触发器级联式传播下去。
3 f6 T. g7 A3 \3 l) Z& I0 e+ G12、IC设计中同步复位与 异步复位的区别。(南山之桥)( T" `' ]2 z* Z, Q4 l& N9 y
13、MOORE 与 MEELEY状态机的特征。(南山之桥)4 q8 o6 ^ ^% X9 E. ]
14、多时域设计中,如何处理信号跨时域。(南山之桥)
! R g% _/ c7 J2 U |7 b' R15、给了reg的setup,hold时间,求中间组合逻辑的delay范围。(飞利浦-大唐笔试)9 B- C5 P+ ^- M# X6 R9 ^: B
Delay < period - setup – hold* I2 T+ N) |* ^$ N; h, y5 V: @
16、时钟周期为T,触发器D1的建立时间最大为T1max,最小为T1min。组合逻辑电路最大延; w+ f, q8 r( `) {
迟为T2max,最小为T2min。问,触发器D2的建立时间T3和保持时间应满足什么条件。(华& R6 z9 P. D [0 U( ], ?3 Y
为)) S7 W9 a$ y+ }" `% L2 M O; b
17、给出某个一般时序电路的图,有Tsetup,Tdelay,Tck->q,还有 clock的delay,写出决
' R) G" z9 a7 ]; z- c9 G9 A5 F定最大时钟的因素,同时给出表达式。(威盛VIA 2003.11.06 上海笔试试题)
5 z4 D9 P- R% Q9 }18、说说静态、动态时序模拟的优缺点。(威盛VIA 2003.11.06 上海笔试试题)
2 p1 E" Y9 P; v) E) U19、一个四级的Mux,其中第二级信号为关键信号 如何改善timing。(威盛VIA + z2 Z9 I% Y. a8 k5 \' a& {
2003.11.06 上海笔试试题)
7 R3 ` x9 y( e3 u1 b& O20、给出一个门级的图,又给了各个门的传输延时,问关键路径是什么,还问给出输入,
# f. P7 K; U- ?) }$ |使得输出依赖于关键路径。(未知)
/ U" |' x; l b( A c& m7 Z21、逻辑方面数字电路的卡诺图化简,时序(同步异步差异),触发器有几种(区别,优' Q& U4 z! o" J* j; H) s$ Z# J3 f d
点),全加器等等。(未知)' W9 x) G+ o, D0 `
22、卡诺图写出逻辑表达使。(威盛VIA 2003.11.06 上海笔试试题)
: F; }, @; L, P# b23、化简F(A,B,C,D)= m(1,3,4,5,10,11,12,13,14,15)的和。(威盛)
1 ?/ Q7 h& f: W+ |* [24、please show the CMOS inverter schmatic,layout and its cross sectionwith P-! O6 R8 P0 f F7 A6 G V k
well process.Plot its transfer curve (Vout-Vin) And also explain the % @1 b/ i0 ~! L4 U
operation region of PMOS and NMOS for each segment of the transfer curve? (威' P% ?; I( p. o
盛笔试题circuit design-beijing-03.11.09)2 N5 [, p2 M! ?0 g9 p) t B7 E) G
25、To design a CMOS invertor with balance rise and fall time,please define
8 j( o, y+ V& X1 W; t3 h! x r8 ^! Ethe ration of channel width of PMOS and NMOS and explain?1 @2 _5 x6 D, D2 O5 a
26、为什么一个标准的倒相器中P管的宽长比要比N管的宽长比大?(仕兰微电子)
; V7 C w5 P5 c! F3 z9 q# b27、用mos管搭出一个二输入与非门。(扬智电子笔试)
+ U4 x) R) x; _$ g0 A' n28、please draw the transistor level schematic of a cmos 2 input AND gate and 2 `7 y3 Y4 X: Z7 v& |
explain which input has faster response for output rising edge.(less delay , ^+ q1 N8 _+ h2 r
time)。(威盛笔试题circuit design-beijing-03.11.09)& h4 U: g/ T2 J( M
29、画出NOT,NAND,NOR的符号,真值表,还有transistor level的电路。(Infineon笔5 i* A. Z l: i* u1 Y! X& D: u) c; k
试)
. b, q9 Q1 ]% }7 Q2 ?4 R30、画出CMOS的图,画出tow-to-one mux gate。(威盛VIA 2003.11.06 上海笔试试题)
: t" P) D* k! M8 X) M( F2 H3 O31、用一个二选一mux和一个inv实现异或。(飞利浦-大唐笔试)
' b- g; z3 c# x) ?32、画出Y=A*B+C的cmos电路图。(科广试题)" p! ^% o/ t3 Z( M
33、用逻辑们和cmos电路实现ab+cd。(飞利浦-大唐笔试)3 k" _! p) D; x
34、画出CMOS电路的晶体管级电路图,实现Y=A*B+C(D+E)。(仕兰微电子): c5 D' x' q2 R' d3 N9 U# l
35、利用4选1实现F(x,y,z)=xz+yz'。(未知)
; K% |' X) Y ]$ K9 ^. S6 U36、给一个表达式f=xxxx+xxxx+xxxxx+xxxx用最少数量的与非门实现(实际上就是化9 o8 i! n- q, U! [. t
简)。* H' u/ k1 M1 V; L
37、给出一个简单的由多个NOT,NAND,NOR组成的原理图,根据输入波形画出各点波形。% j& ~" h# x+ D4 y/ V( c* t
(Infineon笔试)2 S7 n9 ?/ j* N
38、为了实现逻辑(A XOR B)OR (C AND D),请选用以下逻辑中的一种,并说明为什
$ }+ u9 L7 ?: y" R么?1)INV 2)AND 3)OR 4)NAND 5)NOR 6)XOR 答案:NAND(未知)
$ F P! w; j' ?. h9 Q2 n39、用与非门等设计全加法器。(华为)7 b, d. k5 d" f$ {
40、给出两个门电路让你分析异同。(华为)! Q' }5 ~/ f- s* u
41、用简单电路实现,当A为输入时,输出B波形为…(仕兰微电子)- B0 d. M# f' Z) D8 C! ]
42、A,B,C,D,E进行投票,多数服从少数,输出是F(也就是如果A,B,C,D,E中1的个数比0
. a6 C! C1 P: W0 T3 T& E+ x多,那么F输出为1,否则F为0),用与非门实现,输入数目没有限制。(未知)
3 V" X3 y' M4 X1 Q2 P9 i43、用波形表示D触发器的功能。(扬智电子笔试)
; \& T5 g9 {! R" v- k3 \2 j1 M44、用传输门和倒向器搭一个边沿触发器。(扬智电子笔试)7 B, R4 @: b6 Q+ V# E$ @7 Q! P
45、用逻辑们画出D触发器。(威盛VIA 2003.11.06 上海笔试试题)
/ y# U' N0 C3 J6 G1 E4 Y& R# {46、画出DFF的结构图,用verilog实现之。(威盛)6 ^! f% t1 k1 ]9 q
47、画出一种CMOS的D锁存器的电路图和版图。(未知)
+ C/ }* E" W. E5 y( {48、D触发器和D锁存器的区别。(新太硬件面试)
: ^6 q4 t0 n1 U49、简述latch和filp-flop的异同。(未知)5 [3 K' r; D/ c4 F' e# D
50、LATCH和DFF的概念和区别。(未知)! k; W3 r5 n% f9 n: I
51、latch与register的区别,为什么现在多用register.行为级描述中latch如何产生的。( @1 Q3 y8 {) U. i4 V/ [- M
(南山之桥)
\* L6 R) ^( R* C8 K, x- [6 b52、用D触发器做个二分颦的电路.又问什么是状态图。(华为)
9 T. D5 C z& h) A0 w53、请画出用D触发器实现2倍分频的逻辑电路?(汉王笔试), I5 c- B/ g ~. F. i1 ?& V
54、怎样用D触发器、与或非门组成二分频电路?(东信笔试)/ U5 R& e" R+ O' }; U
55、How many flip-flop circuits are needed to divide by 16? (Intel) 16分频?
/ p5 G+ {( }( K4 R56、用filp-flop和logic-gate设计一个1位加法器,输入carryin和current-stage,输出
6 N5 V+ O/ C! ncarryout和next-stage. (未知)
5 Q6 u) L% P) B5 g5 T57、用D触发器做个4进制的计数。(华为)2 s* k+ y+ a. o/ M2 v
58、实现N位Johnson Counter,N=5。(南山之桥)
+ i+ P5 n5 ]% r( p& y7 C. z3 t+ t59、用你熟悉的设计方式设计一个可预置初值的7进制循环计数器,15进制的呢?(仕兰; e, ^) _' i4 V+ m# }
微电子)+ H. r% Z. `6 J) e1 V
60、数字电路设计当然必问Verilog/VHDL,如设计计数器。(未知)
0 ?+ C$ j" @3 V8 D0 N2 A61、BLOCKING NONBLOCKING 赋值的区别。(南山之桥)) P8 S4 n; v8 \/ D' K9 h9 m
62、写异步D触发器的verilog module。(扬智电子笔试)
- r# V; Y2 j$ L" h/ Qmodule dff8(clk , reset, d, q);
' j; J. I1 L2 Q/ ainput clk;; `3 }8 y1 D$ q; R
input reset;0 r# D: `1 | x6 [0 Q U
input [7:0] d;* E0 y' X+ V) ]/ W
output [7:0] q;
- d: \) O$ U" O, I2 m; ^reg [7:0] q;) t! l8 x6 k: j) i, I5 s0 O$ b& { z. k
always @ (posedge clk or posedge reset) ?9 E4 R4 q0 C+ {- R: @
if(reset)7 X5 x! u+ B- b$ {1 [) j! b2 `+ F; a
q <= 0;
4 D0 O: R+ `- R! y else
6 T' m2 h |" y, N4 B/ W/ J5 d q <= d;
" k7 r6 J- o8 X! `endmodule
5 ?9 q( I( G3 v. P& B63、用D触发器实现2倍分频的Verilog描述? (汉王笔试)
9 _: w$ V& N0 ]module divide2( clk , clk_o, reset);
' @! k! H4 N# n6 e input clk , reset; f% K0 v3 b! Y- {
output clk_o;
. \4 h- e) [) ?. S: V8 \3 E' s! s0 M# { wire in; ; q: o$ l: |+ U2 i5 P
reg out ;' @5 i+ ~2 ], h1 J6 ?) w0 ?
always @ ( posedge clk or posedge reset). b! H( S" N, `: b
if ( reset)
3 k- F* d2 i% R) @$ Y' ^ out <= 0;
1 S! T8 d: P& S& v2 L else$ V/ u5 p/ R7 t; O% q
out <= in;
' W2 g0 m- ?- v7 x1 r4 W& L assign in = ~out;0 z1 J7 z+ ] n; R5 ?/ ]" U% N1 K
assign clk_o = out;
! H }; l- k/ H2 T7 \$ R endmodule" I2 @8 k7 e& }3 c& p2 _$ {2 d8 |- a
64、可编程逻辑器件在现代电子设计中越来越重要,请问:a) 你所知道的可编程逻辑器
! x$ T6 U5 L5 s- ~件有哪些? b) 试用VHDL或VERILOG、ABLE描述8位D触发器逻辑。(汉王笔试)
8 c; U5 Q% k- R5 E6 Z" z5 cPAL,PLD,CPLD,FPGA。. d i" W' m3 S' E& X/ d# p
module dff8(clk , reset, d, q);
& R- X9 s) f' {8 v, @& Binput clk;
! O' J( k1 P! f4 X4 L- ?! oinput reset;
5 X( g& G3 [$ f5 [2 kinput d;: p" Y$ k/ l! _# u& U1 @4 C
output q;8 K' p1 g, S! B0 R
reg q;
0 ?' V% P- ]. p& ]7 I1 y& P! ?always @ (posedge clk or posedge reset)4 {. k) @" N1 \9 K; c: T
if(reset)5 I" l2 u" e2 b! T
q <= 0;- o* N- o2 o/ h
else" B a1 K' |! e1 g3 v6 q- u+ M
q <= d;; d6 @+ t- [4 S+ d# X
endmodule
7 Q6 D2 \2 ]1 i' _4 k! A- `3 y, d4 B65、请用HDL描述四位的全加法器、5分频电路。(仕兰微电子); ^6 G) C2 e" h8 c/ T7 a+ O
66、用VERILOG或VHDL写一段代码,实现10进制计数器。(未知)
+ @9 U3 i, w/ ?67、用VERILOG或VHDL写一段代码,实现消除一个glitch。(未知)/ ` H% V7 ]. n3 i0 P0 \
68、一个状态机的题目用verilog实现(不过这个状态机画的实在比较差,很容易误解5 g8 ?: ]) K7 ]. X
的)。(威盛VIA 2003.11.06 上海笔试试题)4 ?7 w O; D' n& p
69、描述一个交通信号灯的设计。(仕兰微电子)! P. n" P( ~2 E Y' ~. r
70、画状态机,接受1,2,5分钱的卖报机,每份报纸5分钱。(扬智电子笔试)
) s: |" b" w& e4 _+ P) u71、设计一个自动售货机系统,卖soda水的,只能投进三种硬币,要正确的找回钱' \, D: e+ S7 L K4 N& y( }
数。 (1)画出fsm(有限状态机);(2)用verilog编程,语法要符合fpga设计
( m0 h! r; h2 O& `) T的要求。(未知)9 P7 I' }! W9 \' s9 U2 N% E W# F
72、设计一个自动饮料售卖机,饮料10分钱,硬币有5分和10分两种,并考虑找零:(1)" v' s% p( l m0 o- H
画出fsm(有限状态机);(2)用verilog编程,语法要符合fpga设计的要求;(3)设计
: `' N& L' N Y/ H, i工程中可使用的工具及设计大致过程。(未知)
% I3 n! c. b0 h$ a! a8 L4 J) m, c1 E73、画出可以检测10010串的状态图,并verilog实现之。(威盛)
6 Q1 T4 @; ^) N: L# r74、用FSM实现101101的序列检测模块。(南山之桥)! q! |6 C1 q5 x+ c9 R+ t5 K
a为输入端,b为输出端,如果a连续输入为1101则b输出为1,否则为0。
" G/ A- m9 r4 f- n5 m; X例如a: 0001100110110100100110
9 Q' S$ d: C: _3 r+ O% v- Y2 o b: 0000000000100100000000
6 I8 q3 D6 D' ]( ?; K+ Z$ D3 @ 请画出state machine;请用RTL描述其state machine。(未知). \# v* S5 @. H. j- V, Z. c
75、用verilog/vddl检测stream中的特定字符串(分状态用状态机写)。(飞利浦-大唐
# F8 i! Y6 o0 E5 `; G- I2 n笔试)) t# G6 h; J: `, W @* }
76、用verilog/vhdl写一个fifo控制器(包括空,满,半满信号)。(飞利浦-大唐笔试)
0 e* J9 c+ E0 v, O" M77、现有一用户需要一种集成电路产品,要求该产品能够实现如下功能:y=lnx,其中,x
8 ?' A, U, G% `+ I# U为4位二进制整数输入信号。y为二进制小数输出,要求保留两位小数。电源电压为3~5v假& ?5 R+ @, O- P* W4 n
设公司接到该项目后,交由你来负责该产品的设计,试讨论该产品的设计全程。(仕兰微
3 J. D+ _6 `* G8 _) Y9 Z电子)
8 G9 d" U0 c+ R( P& O0 ?78、sram,falsh memory,及dram的区别?(新太硬件面试)
" D* V% _+ l9 |) q; Q79、给出单管DRAM的原理图(西电版《数字电子技术基础》作者杨颂华、冯毛官205页图9+ _4 `, d" e* D1 ?
-14b),问你有什么办法提高refresh time,总共有5个问题,记不起来了。(降低温. m/ {6 _" O2 Z C
度,增大电容存储容量)(Infineon笔试), P% W" U1 v2 A: [* y6 |
80、Please draw schematic of a common SRAM cell with 6 transistors,point out
2 v5 T1 V7 v; v$ \7 nwhich nodes can store data and which node is word line control? (威盛笔试题
+ J, [0 L% r% ecircuit design-beijing-03.11.09). z2 A# L( ?$ r5 a- w) i( z
81、名词:sram,ssram,sdram2 F0 ?: D2 ?* r) E4 I. w* C0 w
名词IRQ,BIOS,USB,VHDL,SDR1 y' w. V5 |3 Y
IRQ: Interrupt ReQuest* H, X5 L' z V1 X
BIOS: Basic Input Output System
( q$ h; I. i1 A; G* QUSB: Universal Serial Bus
3 r( T; H* Q& T8 ^2 TVHDL: VHIC Hardware Description Language! F8 y" [' s& K5 ?/ Z) J6 t
SDR: Single Data Rate
8 z* N6 M8 m2 u. u m: [6 s 压控振荡器的英文缩写(VCO)。" c }# p& r: S i& P1 [
动态随机存储器的英文缩写(DRAM)。
) L$ K2 b. T( w/ F" g名词解释,无聊的外文缩写罢了,比如PCI、ECC、DDR、interrupt、pipeline、" G$ v6 V3 l# V2 e1 @2 u: t4 j
IRQ,BIOS,USB,VHDL,VLSI VCO(压控振荡器) RAM (动态随机存储器),FIR IIR DFT(离散* o s7 c, e% a: C2 a
傅立叶变换)或者是中文的,比如:a.量化误差 b.直方图 c.白平衡 $ e# e3 U9 O2 R; a) U* C1 s# S. O
5 d& Y* h) I3 Q: F. \* R, U
____________________________________________________________________________, \! M0 Z" s5 z4 x7 M- M8 ^4 s
IC设计基础(流程、工艺、版图、器件)% I4 u O. Q6 x- c* Y
1、我们公司的产品是集成电路,请描述一下你对集成电路的认识,列举一些与集成电路
6 w( c1 U; N" q" D. }相关的内容(如讲清楚模拟、数字、双极型、CMOS、MCU、RISC、CISC、DSP、ASIC、FPGA0 m- f" B0 c+ E! m/ C/ ^
等的概念)。(仕兰微面试题目), Q: {' A( t' x: T" K! @
2、FPGA和ASIC的概念,他们的区别。(未知)
3 ?% `2 q) z# L- g( }7 {- b- x答案:FPGA是可编程ASIC。
* n0 L# b1 ?9 m. B: `/ VASIC:专用集成电路,它是面向专门用途的电路,专门为一个用户设计和制造的。根据一# V. t" L" o7 T; p- A, ?
个用户的特定要求,能以低研制成本,短、交货周期供货的全定制,半定制集成电路。与6 E& o' w$ a' V
门阵列等其它ASIC(Application Specific IC)相比,它们又具有设计开发周期短、设计; X* Z1 R$ P1 y- x* E5 Y. G- h% S# x
制造成本低、开发工具先进、标准产品无需测试、质量稳定以及可实时在线检验等优点, C( a* N8 i( X- k$ Y V- W) _+ V
3、什么叫做OTP片、掩膜片,两者的区别何在?(仕兰微面试题目)+ E- b- k% B( @2 {
4、你知道的集成电路设计的表达方式有哪几种?(仕兰微面试题目) G: n; l1 m* M! o1 A4 b( J
5、描述你对集成电路设计流程的认识。(仕兰微面试题目)9 `* n9 S. B4 T" t% w0 i
6、简述FPGA等可编程逻辑器件设计流程。(仕兰微面试题目)0 E% l. n+ p& n9 n6 _% Z
7、IC设计前端到后端的流程和eda工具。(未知)5 N* C8 S# R" _! K3 I( E. x" e
8、从RTL synthesis到tape out之间的设计flow,并列出其中各步使用的tool.(未知)
8 E2 a+ F0 {/ a3 l/ L) w* v9、Asic的design flow。(威盛VIA 2003.11.06 上海笔试试题)
1 g, t3 p$ P. q' v a: `10、写出asic前期设计的流程和相应的工具。(威盛)
# P0 `5 Z0 l/ C3 p11、集成电路前段设计流程,写出相关的工具。(扬智电子笔试)5 M3 y: o/ t, i y4 n6 t
先介绍下IC开发流程:: O3 ^7 K- k; O. m1 J/ t" ]$ g6 G2 n- L
1.)代码输入(design input)- ?% B: s4 i( L s
用vhdl或者是verilog语言来完成器件的功能描述,生成hdl代码
5 p) G* d% q" y7 ]% r语言输入工具:SUMMIT VISUALHDL
7 \) @+ o; }/ T# M1 ] MENTOR RENIOR
0 K, A9 m7 N$ z0 M图形输入: composer(cadence);
( H6 j' t) s9 L. B0 N viewlogic (viewdraw)7 v! p8 @* N& W4 p; B) Z
2.)电路仿真(circuit simulation)& K/ u! U7 P1 W
将vhd代码进行先前逻辑仿真,验证功能描述是否正确& m9 y5 t: \' m7 a
数字电路仿真工具:
. d8 I# _: [# } Verolog: CADENCE Verolig-XL o `' F6 @1 M, y/ Q* Z. C
SYNOPSYS VCS
+ P+ }2 B- y7 G, C' u MENTOR Modle-sim( P! [' W8 p: D2 K3 _9 S ?
VHDL : CADENCE NC-vhdl
5 r. o* s2 m$ h" d5 F+ O4 H6 ?5 O6 \ SYNOPSYS VSS
3 |5 Q; D) _5 \7 b& k MENTOR Modle-sim
$ R, j1 m1 w. C( ?/ s3 ]; O模拟电路仿真工具:" ~2 z/ h8 h2 C5 N X8 U- ~' q
***ANTI HSpice pspice,spectre micro microwave: eesoft : hp( r; O$ e8 m) e$ F9 X0 L7 t
3.)逻辑综合(synthesis tools), x) t0 V1 x! c
逻辑综合工具可以将设计思想vhd代码转化成对应一定工艺手段的门级电路;将初级仿真! F$ I0 N1 X' m5 U* Z
中所没有考虑的门沿(gates delay)反标到生成的门级网表中,返回电路仿真阶段进行再
6 U, Y% E6 ^7 K& A仿真。最终仿真结果生成的网表称为物理网表。
7 t p. K- O1 ?: q" {# T12、请简述一下设计后端的整个流程?(仕兰微面试题目)
3 t$ J' V- l6 u8 \8 ^13、是否接触过自动布局布线?请说出一两种工具软件。自动布局布线需要哪些基本元# Q. Z" Q5 I r; {3 G. H" U- R6 B
素?(仕兰微面试题目)
. b, W% [! S/ g14、描述你对集成电路工艺的认识。(仕兰微面试题目)9 d9 L1 R! v1 b1 a
15、列举几种集成电路典型工艺。工艺上常提到0.25,0.18指的是什么?(仕兰微面试题
* ?/ O/ c8 o/ W- ^3 g目)
% k, [0 F+ K6 ?9 K2 O16、请描述一下国内的工艺现状。(仕兰微面试题目)
0 j- M/ z+ S% |8 \17、半导体工艺中,掺杂有哪几种方式?(仕兰微面试题目)
$ ^6 ~: N+ _: A: v# P5 M. i18、描述CMOS电路中闩锁效应产生的过程及最后的结果?(仕兰微面试题目)/ T1 B( `3 T# Z$ A+ p
19、解释latch-up现象和Antenna effect和其预防措施.(未知)
, G, F* ]; u# E/ w3 J20、什么叫Latchup?(科广试题)
" b2 [6 F1 u) ]" _$ O" B7 k! c21、什么叫窄沟效应? (科广试题)
; a' |6 `& y- h5 g+ Y9 ^' Q/ Z3 p22、什么是NMOS、PMOS、CMOS?什么是增强型、耗尽型?什么是PNP、NPN?他们有什么差
. a W7 u0 _0 b2 A别?(仕兰微面试题目)
; `0 e& v1 q+ |% |23、硅栅COMS工艺中N阱中做的是P管还是N管,N阱的阱电位的连接有什么要求?(仕兰微 W6 W; J! G6 k4 }9 B
面试题目)
- N* {5 |! |6 ~1 H# [ I24、画出CMOS晶体管的CROSS-OVER图(应该是纵剖面图),给出所有可能的传输特性和转
$ ]& L6 o1 i$ d" ]. f7 G; q移特性。(Infineon笔试试题)9 h7 y9 A- S2 i6 d
25、以interver为例,写出N阱CMOS的process流程,并画出剖面图。(科广试题)
1 G. r# y4 g7 p0 H: Y7 T26、Please explain how we describe the resistance in semiconductor. Compare
/ s% N0 M6 [0 E1 m4 [% vthe resistance of a metal,poly and diffusion in tranditional CMOS process.(威
1 g9 t. {0 D7 ^) h' x5 P; v盛笔试题circuit design-beijing-03.11.09); D( ^% ^! p/ w
27、说明mos一半工作在什么区。(凹凸的题目和面试)# v: C% r% R3 b9 }, o" X6 }+ t: m
28、画p-bulk 的nmos截面图。(凹凸的题目和面试)0 N; N0 G" L( O! ?
29、写schematic note(?), 越多越好。(凹凸的题目和面试)- [% T6 B& a5 i9 J
30、寄生效应在ic设计中怎样加以克服和利用。(未知)
3 S2 t7 ?- j" G1 }. G31、太底层的MOS管物理特性感觉一般不大会作为笔试面试题,因为全是微电子物理,公
( J3 A' B4 f6 s( `( X式推导太罗索,除非面试出题的是个老学究。IC设计的话需要熟悉的软件: Cadence,
g/ N$ m" O n8 XSynopsys, Avant,UNIX当然也要大概会操作。. h+ L7 C/ {, ~' p& g
32、unix 命令cp -r, rm,uname。(扬智电子笔试)
% d7 P9 a5 j* U$ V4 J: O" j1 ?, g' Q( c, j# n" Y2 I+ n
___________________________________________________________________________# F2 ~( W& O# e$ ~8 r* A4 H
单片机、MCU、计算机原理3 v8 A2 K; ~# i
1、简单描述一个单片机系统的主要组成模块,并说明各模块之间的数据流流向和控制流" }( [2 x" [+ [& ~, N! o2 `
流向。简述单片机应用系统的设计原则。(仕兰微面试题目)" k( P5 O) C2 H0 q5 @- T
2、画出8031与2716(2K*8ROM)的连线图,要求采用三-八译码器,8031的P2.5,P2.4和
9 y" ~. C; i8 @+ U0 ?/ [P2.3参加译码,基本地址范围为3000H-3FFFH。该2716有没有重叠地址?根据是什么?若# I- M* |7 z8 ?, f
有,则写出每片2716的重叠地址范围。(仕兰微面试题目)
5 U. }6 Y# X! f7 b3、用8051设计一个带一个8*16键盘加驱动八个数码管(共阳)的原理图。(仕兰微面试
# v. n" ?6 u2 I4 r; H题目)
( m- `2 F& Y9 r8 c: |4 V0 v' B. ^4、PCI总线的含义是什么?PCI总线的主要特点是什么? (仕兰微面试题目)- j4 C8 H Y2 [& d8 V6 |5 f; y7 w
5、中断的概念?简述中断的过程。(仕兰微面试题目) O( t- T% P# e0 n; R# K
6、如单片机中断几个/类型,编中断程序注意什么问题;(未知)
4 L# B4 v! D6 _$ m0 d. `" a, S5 u7、要用一个开环脉冲调速系统来控制直流电动机的转速,程序由8051完成。简单原理如
( o( p0 l3 O5 F6 f- B% T下:由P3.4输出脉冲的占空比来控制转速,占空比越大,转速越快;而占空比由K7-K0八
* G+ N7 c6 |$ o! R. }% [5 Y个开关来设置,直接与P1口相连(开关拨到下方时为"0",拨到上方时为"1",组成一个八5 u6 p; R0 v1 C3 A
位二进制数N),要求占空比为N/256。 (仕兰微面试题目)# [* q/ X' u+ Y, k" Z d
?? 下面程序用计数法来实现这一功能,请将空余部分添完整。
. u- M& F& o4 d5 @# i. b?? MOV P1,#0FFH
' ?( Z9 }# c: @! J' ]4 O?? LOOP1 :MOV R4,#0FFH ) d7 c: k5 o* z: g# f
?? --------
0 _( f% W% U2 @ g7 r8 w4 D?? MOV R3,#00H 4 _' ]: A- g# y3 S* A0 F: }
?? LOOP2 :MOV A,P1
, U/ R' Y9 t& E$ Z1 n?? -------- 0 R- J, Z; v* S8 G$ m+ W1 n Y
?? SUBB A,R3 1 Z/ _( R1 z! E! m9 N _
?? JNZ SKP1
# I1 b4 @5 r( T! u* H* e' n# X! i?? -------- d8 f$ O0 Z! I
?? SKP1:MOV C,70H
; k: T. K' b9 M9 Z?? MOV P3.4,C s4 _; Z2 k9 @5 W9 j, A
?? ACALL DELAY :此延时子程序略
5 z+ t6 e) O) | e4 f?? --------
: y$ Z1 j; ~7 G?? --------
% r+ H* i4 w7 t0 t& t$ W* x( Y7 g?? AJMP LOOP1 3 J. ^8 P/ |1 v& Z! F+ a
8、单片机上电后没有运转,首先要检查什么?(东信笔试题)& G9 ~: r$ V! n" y
9、What is PC Chipset? (扬智电子笔试)
( A) @/ V V+ c! t. K5 p- ~; L芯片组(Chipset)是主板的核心组成部分,按照在主板上的排列位置的不同,通常分为0 a1 t+ f; u6 G/ C* z
北桥芯片和南桥芯片。北桥芯片提供对CPU的类型和主频、内存的类型和最大容量、8 L4 h5 i' O: u7 E; V& b: D3 y
ISA/PCI/AGP插槽、ECC纠错等支持。南桥芯片则提供对KBC(键盘控制器)、RTC(实时时5 o: b2 q8 O0 B" G7 p5 i# h6 X# i
钟控制器)、USB(通用串行总线)、Ultra DMA/33(66)EIDE数据传输方式和ACPI(高级
( i& o/ w1 k# o7 r, ]: ^能源管理)等的支持。其中北桥芯片起着主导性的作用,也称为主桥(Host Bridge)。
1 T; S) w. f7 z 除了最通用的南北桥结构外,目前芯片组正向更高级的加速集线架构发展,Intel的
5 Y; f3 m; E. v, i* ]! U8xx系列芯片组就是这类芯片组的代表,它将一些子系统如IDE接口、音效、MODEM和USB直+ z4 M% _: R0 Q+ E/ S# O0 D
接接入主芯片,能够提供比PCI总线宽一倍的带宽,达到了266MB/s。8 O5 i# `% x' o2 ]9 W
10、如果简历上还说做过cpu之类,就会问到诸如cpu如何工作,流水线之类的问题。
- E' [, c4 ]" I Z8 `: V! g* a4 w6 h8 r(未知)# a; D6 H6 e" q( ~
11、计算机的基本组成部分及其各自的作用。(东信笔试题)$ H# O6 ~8 D4 O
12、请画出微机接口电路中,典型的输入设备与微机接口逻辑示意图(数据接口、控制接
. B5 K" b8 J) A+ G# I8 @. S7 E1 Q口、所存器/缓冲器)。 (汉王笔试), e ]5 p' ~) i! f- f' A
13、cache的主要部分什么的。(威盛VIA 2003.11.06 上海笔试试题) p3 n+ u' F- [9 G; {& H
14、同步异步传输的差异(未知)
/ t9 q" ~/ f$ R& s8 v* L/ p1 n15、串行通信与同步通信异同,特点,比较。(华为面试题) ~; T2 J( [/ P5 H# g$ v
16、RS232c高电平脉冲对应的TTL逻辑是?(负逻辑?) (华为面试题)
4 R1 G& C7 c" q4 c8 a9 F6 \6 U: h7 O5 R5 V& _
___________________________________________________________________________
8 @( }/ @# d$ K/ s3 |* \3 ~# L 信号与系统! h. v$ z0 y8 a2 ~
1、的话音频率一般为300~3400HZ,若对其采样且使信号不失真,其最小的采样频率应为
' C0 r) H! U5 _( H多大?若采用8KHZ的采样频率,并采用8bit的PCM编码,则存储一秒钟的信号数据量有多
E5 Q+ }6 Y- Y; [大?(仕兰微面试题目)
; G" ^' N( [" P) o2 ?1 s: Q2、什么耐奎斯特定律,怎么由模拟信号转为数字信号。(华为面试题) E6 d7 A9 J. d' L2 R8 ~
3、如果模拟信号的带宽为 5khz,要用8K的采样率,怎么办? (lucent) 两路?+ a! e C1 X2 ^, ] [ r: t
4、信号与系统:在时域与频域关系。(华为面试题)% n8 Z9 W5 J5 T6 f
5、给出时域信号,求其直流分量。(未知)
% C2 e3 i# N0 j4 y- D0 M P/ J g6、给出一时域信号,要求(1)写出频率分量,(2)写出其傅立叶变换级数;(3)当波
& a3 P) W! W6 k( w: @. z形经过低通滤波器滤掉高次谐波而只保留一次谐波时,画出滤波后的输出波形。(未知)7 K4 G# y: v5 M
7、sketch 连续正弦信号和连续矩形波(都有图)的傅立叶变换 。(Infineon笔试试题)
7 [, C r, G0 C6 F* W8、拉氏变换和傅立叶变换的表达式及联系。(新太硬件面题)
" a4 ^0 J: m4 {7 a' r
& M, A3 j3 m( j' e: t: w7 d_________________________________________________________________________
" F! t3 H- i6 c+ l; q DSP、嵌入式、软件等
# B3 W% i) o" x- a6 Q- c8 k+ {1、请用方框图描述一个你熟悉的实用数字信号处理系统,并做简要的分析;如果没有,: [4 W6 v, K* ?# ^
也可以自己设计一个简单的数字信号处理系统,并描述其功能及用途。(仕兰微面试题+ B2 s F8 `) f2 h, d4 L4 L
目)
) \2 I6 U; L' U2、数字滤波器的分类和结构特点。(仕兰微面试题目)
1 M! M+ V2 d+ s* c3、IIR,FIR滤波器的异同。(新太硬件面题)) n6 M( z- [; F# X4 M1 m4 }, a7 a
4、拉氏变换与Z变换公式等类似东西,随便翻翻书把如.h(n)=-a*h(n-1)+b*δ(n) a.求h
7 m5 p9 O3 d- S6 Q/ R U, C5 z1 [# G" G(n)的z变换;b.问该系统是否为稳定系统;c.写出FIR数字滤波器的差分方程;(未知)
3 a9 v* K. O G( R/ ]( w& }+ h5、DSP和通用处理器在结构上有什么不同,请简要画出你熟悉的一种DSP结构图。(信威0 Q. L4 l( R( D% W( d$ g9 \# k
dsp软件面试题)0 u! c6 c4 R- [: y+ J! [- \
6、说说定点DSP和浮点DSP的定义(或者说出他们的区别)(信威dsp软件面试题)0 b6 h8 J% g5 Z4 C' d
7、说说你对循环寻址和位反序寻址的理解.(信威dsp软件面试题)$ ?' z. K8 [. F; |
8、请写出【-8,7】的二进制补码,和二进制偏置码。用Q15表示出0.5和-0.5.(信威& q: O x+ v9 x4 e2 i. a0 V( o9 u
dsp软件面试题)
; |* Q) u2 I3 l9、DSP的结构(哈佛结构);(未知)4 j8 S C d9 r9 u# z+ O$ x
10、嵌入式处理器类型(如ARM),操作系统种类(Vxworks,ucos,winCE,linux),操作系
( `" F9 K. G0 E; m9 E* [0 Q# ^; X统方面偏CS方向了,在CS篇里面讲了;(未知)4 J: G/ ?" y, I6 G
11、有一个LDO芯片将用于对手机供电,需要你对他进行评估,你将如何设计你的测试项
# m; D: ~6 i9 u目?
" b1 e- z4 J( V3 L12、某程序在一个嵌入式系统(200M CPU,50M SDRAM)中已经最优化了,换到零一个系
' [' e6 Q3 }- f7 E统(300M CPU,50M SDRAM)中是否还需要优化? (Intel) , O8 W8 J) _" E: p
13、请简要描述HUFFMAN编码的基本原理及其基本的实现方法。(仕兰微面试题目)
/ }+ k( b, ]$ k9 D14、说出OSI七层网络协议中的四层(任意四层)。(仕兰微面试题目)
' m9 E5 l9 c. h X: B2 Y15、A) (仕兰微面试题目)
, e) ]; ?& x: {6 B' P' @??#i nclude
/ ~- @# r8 o; n+ s! S @??void testf(int*p) : g8 J1 }2 W) ^4 Z( c
??{ 5 [. x, E& r; z, |
??*p+=1;
5 Q; R3 D1 e% S7 H, n& z( w. y??}
, n: F4 ?% c- H. S4 Q4 B X: {! L??main() 8 j4 r- y5 _4 `2 y4 n/ Z
??{ 3 X6 D; `, q6 J1 y% c1 N: l
??int *n,m[2];
5 b' t. p$ E* j( R( p6 I) M0 P) T??n=m;
! f9 c' T& ^+ E) Y1 U) J$ M* a??m[0]=1;
1 U8 K( p2 t1 s; o/ x. [) _??m[1]=8; 0 x* _) y; S% ^
??testf(n); 2 i) D. r0 g8 _
??printf("Data value is %d ",*n);
- \5 g7 H7 ]* I0 S8 G; G??}
% Z1 r; e3 M% r; ]: L??------------------------------ . |2 ]9 T) \9 P
??B)
5 K' S0 p- \& ^( Z" D& \??#i nclude 7 w% o6 A% s! K: w# y
??void testf(int**p)
! t& _2 }! t" J??{ ( g6 l$ i# k! E1 O
??*p+=1;
8 p. g! b5 S$ X6 D ^??} h3 p4 O6 T' y2 y
??main()
4 u! n6 I) n/ Y0 p" F??{int *n,m[2];
1 U3 m( e# E6 Y3 p# p9 i" p' W: h??n=m; 7 O W3 R0 C9 h; K
??m[0]=1; # `5 ?' x5 j N3 P& S
??m[1]=8; ' x' w, y0 {) h
??testf(&n);
. r$ U* W/ |3 T. B# l8 l??printf(Data value is %d",*n);
' k3 V9 R6 _: H??}
- k8 w$ n, j3 a' {; Z7 `1 p& P* }??下面的结果是程序A还是程序B的?
3 a1 M. O! I/ |6 f& Y- A??Data value is 8
. i) e$ ]$ a9 m5 @5 }0 B3 b5 f??那么另一段程序的结果是什么?
$ E' d% b# t: `9 u+ w' `! B16、那种排序方法最快? (华为面试题)
% o1 C, u9 Y' n7 `" z( m17、写出两个排序算法,问哪个好?(威盛) d& B1 I. ~: ~- Q/ D% r3 E
18、编一个简单的求n!的程序 。(Infineon笔试试题)
, @; |. X' D8 q0 q; l19、用一种编程语言写n!的算法。(威盛VIA 2003.11.06 上海笔试试题)
0 Y! c2 ]$ A* c6 E/ g+ p6 ^+ z20、用C语言写一个递归算法求N!;(华为面试题)
* C8 q' s4 _8 Z2 `/ t4 f2 A# N21、给一个C的函数,关于字符串和数组,找出错误;(华为面试题)
' q$ X/ I l6 v" {+ o22、防火墙是怎么实现的? (华为面试题)4 [2 f" |8 Q, h( v1 d* ^
23、你对哪方面编程熟悉?(华为面试题)6 Q4 k2 c# n& B8 }6 J
24、冒泡排序的原理。(新太硬件面题)! B/ @0 u5 Y, a+ H$ U4 r! g3 Q
25、操作系统的功能。(新太硬件面题)7 L3 ^% I& n/ M" J" @9 [: b, N
26、学过的计算机语言及开发的系统。(新太硬件面题)' I p7 p; I+ Z
27、一个农夫发现围成正方形的围栏比长方形的节省4个木桩但是面积一样.羊的数目和正
; D$ S# U5 f0 P# [6 L. _4 b8 A+ l$ N方形围栏的桩子的个数一样但是小于36,问有多少羊?(威盛)
1 T8 C" I) O4 c% e) W28、C语言实现统计某个cell在某.v文件调用的次数(这个题目真bt) (威盛VIA
7 z$ C# C, s$ r- `" a2003.11.06 上海笔试试题). s# N% D. m3 O2 c1 e- c
29、用C语言写一段控制手机中马达振子的驱动程序。(威胜)
& N) V" @" N% E0 l30、用perl或TCL/Tk实现一段字符串识别和比较的程序。(未知)
! j- B$ C. g6 E# |* H3 A31、给出一个堆栈的结构,求中断后显示结果,主要是考堆栈压入返回地址存放在低端地- g+ ~5 q& y! G' E- I
址还是高端。(未知)
% X: L* s; s- l3 p" O- n/ U32、一些DOS命令,如显示文件,拷贝,删除。(未知)8 |3 _- ?, w" H. D6 E+ p5 i
33、设计一个类,使得该类任何形式的派生类无论怎么定义和实现,都无法产生任何对象
0 @3 o! ^0 j! x1 a" Q4 v" E, e实例。(IBM)# N. L7 r+ c. v8 W7 @% |
34、What is pre-emption? (Intel)
7 m, k; w6 k, |$ k/ M% p- v' e( T* o35、What is the state of a process if a resource is not available? (Intel)
# |: i( m) [+ B36、三个 float a,b,c;问值(a+b)+c==(b+a)+c, (a+b)+c==(a+c)+b。(Intel) * F& ], p7 {8 c B% \
37、把一个链表反向填空。 (lucent)8 ]: s$ q" }5 ~: A
38、x^4+a*x^3+x^2+c*x+d 最少需要做几次乘法? (Dephi)% I+ t$ x% _ m% ^4 |: E# \0 P
- j0 F+ G. i) W' X; E- n
____________________________________________________________________________% F; A' g3 j4 V) S. h( f* f( F
主观题5 r: [4 E3 e* s2 t
1、你认为你从事研发工作有哪些特点?(仕兰微面试题目): G8 ^9 t7 n- P) ] D
2、说出你的最大弱点及改进方法。(威盛VIA 2003.11.06 上海笔试试题)9 u9 R& u5 \5 S- q6 y3 `7 c! |$ r
3、说出你的理想。说出你想达到的目标。 题目是英文出的,要用英文回答。(威盛VIA
3 M8 W" M. M6 F9 h2003.11.06 上海笔试试题): I/ e; q# p7 W1 R
4、我们将研发人员分为若干研究方向,对协议和算法理解(主要应用在网络通信、图象. L5 h5 k7 M: M9 [1 x9 I, z
语音压缩方面)、电子系统方案的研究、用MCU、DSP编程实现电路功能、用ASIC设计技术& q2 E7 t* ~8 R& V; Z( E5 }4 R
设计电路(包括MCU、DSP本身)、电路功能模块设计(包括模拟电路和数字电路)、集成7 L8 `4 {* G9 Q. D2 i1 d. B3 o
电路后端设计(主要是指综合及自动布局布线技术)、集成电路设计与工艺接口的研究。6 M& I F1 Q0 Z
你希望从事哪方面的研究?(可以选择多个方向。另外,已经从事过相关研发的人员可以5 o+ y+ F! H5 v. ]( U, N1 u3 M9 z
详细描述你的研发经历)。(仕兰微面试题目)- k+ O2 B, x# \9 m
5、请谈谈对一个系统设计的总体思路。针对这个思路,你觉得应该具备哪些方面的知) O3 D$ ?0 c0 d; j! x0 b
识?(仕兰微面试题目)
( n9 R+ X' q% k( Q6、设想你将设计完成一个电子电路方案。请简述用EDA软件(如PROTEL)进行设计(包括9 K# R' O8 y& U3 Q# i9 v+ G' f# j
原理图和PCB图)到调试出样机的整个过程。在各环节应注意哪些问题?电源的稳定,电# f& M4 j, E8 G0 M5 b
容的选取,以及布局的大小。(汉王笔试)
G* c: w8 _. n2 m5 [0 ~$ S1 D: K/ g
共同的注意点$ N% N# b- Y. m: Q
1.一般情况下,面试官主要根据你的简历提问,所以一定要对自己负责,把简历上的东西+ b- l9 y. e5 F- V
搞明白;
3 @7 B3 D Z$ n3 X7 C2.个别招聘针对性特别强,就招目前他们确的方向的人,这种情况下,就要投其所好,尽
# O0 p. q8 c8 O9 W1 M量介绍其所关心的东西。
' W5 }& X* n w; t; D3.其实技术面试并不难,但是由于很多东西都忘掉了,才觉得有些难。所以最好在面试前& t# T8 v# P! `% C5 U# `
把该看的书看看。- ^; ~! E: r. K' U7 G. P
4.虽然说技术面试是实力的较量与体现,但是不可否认,由于不用面试官/公司所专领域4 w9 [% C: u) w
及爱好不同,也有面试也有很大的偶然性,需要冷静对待。不能因为被拒,就否认自己或
/ G, G J3 P& Y7 S4 K责骂公司。 N0 ~6 z) p, u
5.面试时要take it easy,对越是自己钟情的公司越要这样。 |
|