|
|
模拟电路
, g! m! }: D' N5 T1、基尔霍夫定理的内容是什么?(仕兰微电子)& M6 e @! d& b$ N8 T) Q0 c5 y; o) A% B
2、平板电容公式(C=εS/4πkd)。(未知), l: ^( L' j( H, R& Q
3、最基本的如三极管曲线特性。(未知)) b+ S( w) m2 A& |5 D g/ k
4、描述反馈电路的概念,列举他们的应用。(仕兰微电子)
, n* E( |& V% }- H2 {" u5、负反馈种类(电压并联反馈,电流串联反馈,电压串联反馈和电流并联反馈);负反
5 g, e2 l" P9 T1 v; g v馈的优点(降低放大器的增益灵敏度,改变输入电阻和输出电阻,改善放大器的线性和非3 u8 B2 s: K( [4 C8 m1 F
线性失真,有效地扩展放大器的通频带,自动调节作用)(未知)
' @& g* j7 G$ L! B6、放大电路的频率补偿的目的是什么,有哪些方法?(仕兰微电子)
# n$ K5 f9 l9 N* U7、频率响应,如:怎么才算是稳定的,如何改变频响曲线的几个方法。(未知)
$ f: W4 Q8 s" E0 A2 k& `8、给出一个查分运放,如何相位补偿,并画补偿后的波特图。(凹凸)
, S+ ^' s o+ M( Y5 J9、基本放大电路种类(电压放大器,电流放大器,互导放大器和互阻放大器),优缺
" t W' |" n, r7 Y; e点,特别是广泛采用差分结构的原因。(未知)& h/ N y4 L' C, P1 i1 a5 y* U
10、给出一差分电路,告诉其输出电压Y+和Y-,求共模分量和差模分量。(未知)
7 A: A& N2 P: d) B11、画差放的两个输入管。(凹凸)* G4 T- T: b2 G9 h# i5 q: [
12、画出由运放构成加法、减法、微分、积分运算的电路原理图。并画出一个晶体管级的
! a* Y1 c' l9 s9 a7 \9 p* f8 n8 N运放电路。(仕兰微电子)- I1 r% }) j2 E, ] ~
13、用运算放大器组成一个10倍的放大器。(未知); Z0 {% g. z4 Z3 ?( f' ?. `
14、给出一个简单电路,让你分析输出电压的特性(就是个积分电路),并求输出端某点; ^6 M6 W. S+ P, I
的 rise/fall时间。(Infineon笔试试题)
+ \& S3 q g, B" r5 S1 Q7 k2 N8 G7 h15、电阻R和电容C串联,输入电压为R和C之间的电压,输出电压分别为C上电压和R上电
7 g; G, G0 p9 c& f/ @ Z7 B; {" x压,要求绘制这两种电路输入电压的频谱,判断这两种电路何为高通滤波器,何为低通滤$ Q& b5 W5 _) [3 h; M+ j
波器。当RC<<T时,给出输入电压波形图,绘制两种电路的输出波形图。(未知)
) d0 i$ y' k' O% o& M! u; P8 p16、有源滤波器和无源滤波器的原理及区别?(新太硬件)
3 v" u. c* w7 Z1 n' d' Z2 m# K17、有一时域信号S=V0sin(2pif0t)+V1cos(2pif1t)+V2sin(2pif3t+90),当其通过低通、6 D! J& R& ]# o- {) H0 c1 j% U
带通、高通滤波器后的信号表示方式。(未知): H1 A8 K8 Z4 p3 ^, g6 d' w, n; K
18、选择电阻时要考虑什么?(东信笔试题)% i: H/ D' ?* l+ ]9 j" E6 T# y+ T& z
19、在CMOS电路中,要有一个单管作为开关管精确传递模拟低电平,这个单管你会用P管
* d' j: f. Y$ W. O还是N管,为什么?(仕兰微电子)
# O6 D! J, x: u9 Z8 B! P; E20、给出多个mos管组成的电路求5个点的电压。(Infineon笔试试题), x9 |4 k2 b, j3 ~( w
21、电压源、电流源是集成电路中经常用到的模块,请画出你知道的线路结构,简单描述; ~; `) i5 F, u5 S% t$ g
其优缺点。(仕兰微电子)0 X& Y! w) S" q% U" a" g
22、画电流偏置的产生电路,并解释。(凹凸)
$ q) D3 ?) |+ l23、史密斯特电路,求回差电压。(华为面试题)% _- [8 C: x% e( I$ Y* G
24、晶体振荡器,好像是给出振荡频率让你求周期(应该是单片机的,12分之一周期....) 5 w' }& h( w9 F$ U" n5 n2 y. e$ `
(华为面试题)" i3 c$ V7 @* `2 H9 X4 {: K6 y
25、LC正弦波振荡器有哪几种三点式振荡电路,分别画出其原理图。(仕兰微电子)
% {) F) p+ U6 g0 t) J! F26、VCO是什么,什么参数(压控振荡器?) (华为面试题)) k$ A+ W% I; o
27、锁相环有哪几部分组成?(仕兰微电子)5 L, [. \- W U/ i, C7 s6 X1 ~: {
28、锁相环电路组成,振荡器(比如用D触发器如何搭)。(未知)7 V3 ^$ f1 q3 t; |1 { ^
29、求锁相环的输出频率,给了一个锁相环的结构图。(未知)
- q; o# \7 E: d30、如果公司做高频电子的,可能还要RF知识,调频,鉴频鉴相之类,不一一列举。(未
* n) j3 Y- i3 u/ [ g& S知)
" [$ E9 Q4 S. B7 r6 N3 J& X5 |. r31、一电源和一段传输线相连(长度为L,传输时间为T),画出终端处波形,考虑传输线
( I; o: u5 R% ?& l无损耗。给出电源电压波形图,要求绘制终端波形图。(未知) }! D! E {8 r! A, X2 Y7 n; K+ C
32、微波电路的匹配电阻。(未知)) V* |. f8 _$ o
33、DAC和ADC的实现各有哪些方法?(仕兰微电子)
1 g, c( d1 x/ N6 @) Y- i( h2 G8 b34、A/D电路组成、工作原理。(未知)$ T: O5 {. u" e7 {: C
35、实际工作所需要的一些技术知识(面试容易问到)。如电路的低功耗,稳定,高速如何/ B. _6 ]; Y) O
做到,调运放,布版图注意的地方等等,一般会针对简历上你所写做过的东西具体问,肯
: g2 U' b; @7 J- J B定会问得很细(所以别把什么都写上,精通之类的词也别用太多了),这个东西各个人就
& |3 n+ o% i3 v4 e7 Q0 y& u, B不一样了,不好说什么了。(未知)
$ ?! N3 T+ N' I6 ^
; v- W4 D" C4 b8 i0 P+ }$ r_______________________________________________________________________
! M: N6 ^2 P$ y$ a 数字电路* P9 h6 ~7 n' x Z
1、同步电路和异步电路的区别是什么?(仕兰微电子): r) [1 z/ y* s1 B7 g/ l
2、什么是同步逻辑和异步逻辑?(汉王笔试)4 o6 `0 b- s9 @7 j8 W
同步逻辑是时钟之间有固定的因果关系。异步逻辑是各时钟之间没有固定的因果关系。9 q# m8 T% H) `* p# S) W3 O
3、什么是"线与"逻辑,要实现它,在硬件特性上有什么具体要求?(汉王笔试)
6 g: A0 |! _: h/ F4 Z线与逻辑是两个输出信号相连可以实现与的功能。在硬件上,要用oc门来实现,由于不用
) s- H, u$ h$ u0 Z! coc门可能使灌电流过大,而烧坏逻辑门。 同时在输出端口应加一个上拉电阻。
8 U7 G5 j! A+ N" J) z5 O+ |+ T4、什么是Setup 和Holdup时间?(汉王笔试)& `; f/ V, Q4 z+ B/ u
5、setup和holdup时间,区别.(南山之桥)
% x/ ^6 A S& G# [8 e6、解释setup time和hold time的定义和在时钟信号延迟时的变化。(未知)
# i8 u9 v$ D6 X* _0 A7、解释setup和hold time violation,画图说明,并说明解决办法。(威盛VIA % p# t1 I, S- j0 o
2003.11.06 上海笔试试题)9 i8 E4 d3 w6 w( g- s
Setup/hold time 是测试芯片对输入信号和时钟信号之间的时间要求。建立时间是指触发
/ G) L4 m" |# n- ~& {3 P2 C器的时钟信号上升沿到来以前,数据稳定不变的时间。输入信号应提前时钟上升沿(如上
9 P- x9 e) P" @2 _5 I( Z升沿有效)T时间到达芯片,这个T就是建立时间-Setup time.如不满足setup time,这个
( A' k; h! u ?8 o: ]8 s数据就不能被这一时钟打入触发器,只有在下一个时钟上升沿,数据才能被打入触发器。3 K- C- F4 G, G+ \& C9 I
保持时间是指触发器的时钟信号上升沿到来以后,数据稳定不变的时间。如果hold time
+ }' y/ p8 ^: `" [: ^! i不够,数据同样不能被打入触发器。
# W M* @% L1 H$ q* w, O建立时间(Setup Time)和保持时间(Hold time)。建立时间是指在时钟边沿前,数据信
* u+ M, e0 K5 Y# v" y' R, m" p3 y号需要保持不变的时间。保持时间是指时钟跳变边沿后数据信号需要保持不变的时间。如0 O/ i/ C% Z" \
果不满足建立和保持时间的话,那么DFF将不能正确地采样到数据,将会出现
+ B& c8 N6 V" W5 {metastability的情况。如果数据信号在时钟沿触发前后持续的时间均超过建立和保持时
/ h$ |/ m. ?% X. B1 h T间,那么超过量就分别被称为建立时间裕量和保持时间裕量。
3 u) e8 g7 T" s2 `5 P8、说说对数字逻辑中的竞争和冒险的理解,并举例说明竞争和冒险怎样消除。(仕兰微7 {: F% O" H* |+ `
电子)0 |. X1 I3 N1 g5 r. g# l5 H1 t+ [
9、什么是竞争与冒险现象?怎样判断?如何消除?(汉王笔试): I0 w' `4 G5 h* v/ D. V$ O/ E
在组合逻辑中,由于门的输入信号通路中经过了不同的延时,导致到达该门的时间不一致* V: s+ t8 \& A+ e( D% v
叫竞争。产生毛刺叫冒险。如果布尔式中有相反的信号则可能产生竞争和冒险现象。解决* J+ S! M. ?$ J2 p* ^) k
方法:一是添加布尔式的消去项,二是在芯片外部加电容。- d% p8 P O4 ?; } _( U1 U
10、你知道那些常用逻辑电平?TTL与COMS电平可以直接互连吗?(汉王笔试)
( e7 i- ]5 T, f0 E6 n常用逻辑电平:12V,5V,3.3V;TTL和CMOS不可以直接互连,由于TTL是在0.3-3.6V之$ l( ^. L5 Y+ P' F& h1 U2 m5 _
间,而CMOS则是有在12V的有在5V的。CMOS输出接到TTL是可以直接互连。TTL接到CMOS需8 t6 a8 s, x9 e" ~& V
要在输出端口加一上拉电阻接到5V或者12V。1 n j; e# P# v' ~( {
11、如何解决亚稳态。(飞利浦-大唐笔试)
3 a& F# O# r. V) G亚稳态是指触发器无法在某个规定时间段内达到一个可确认的状态。当一个触发器进入亚
% G+ o& V/ |) \7 f稳态时,既无法预测该单元的输出电平,也无法预测何时输出才能稳定在某个正确的电平
+ c2 T/ v h d" P$ W上。在这个稳定期间,触发器输出一些中间级电平,或者可能处于振荡状态,并且这种无
2 V G7 f$ C/ E# \/ w用的输出电平可以沿信号通道上的各个触发器级联式传播下去。
+ d. Z! v" m7 Y12、IC设计中同步复位与 异步复位的区别。(南山之桥)
3 s: r/ O- \+ c: [9 h$ D13、MOORE 与 MEELEY状态机的特征。(南山之桥)
- p% |8 R9 r% \+ T2 ^# U. u14、多时域设计中,如何处理信号跨时域。(南山之桥)/ |, f& _0 b% K: \! V0 p, w
15、给了reg的setup,hold时间,求中间组合逻辑的delay范围。(飞利浦-大唐笔试)
( b W+ o! @% ]4 kDelay < period - setup – hold, B- Q2 }( j7 b" p$ C# y, r, L# v7 Q
16、时钟周期为T,触发器D1的建立时间最大为T1max,最小为T1min。组合逻辑电路最大延
+ a e% L# Z, j, Z6 D( P迟为T2max,最小为T2min。问,触发器D2的建立时间T3和保持时间应满足什么条件。(华
5 |" f) b1 H4 y' t {3 J; K为)
! l& O( s( O' k* }* v' p, o17、给出某个一般时序电路的图,有Tsetup,Tdelay,Tck->q,还有 clock的delay,写出决
' u r+ u& A6 [; @, J: s0 q) p: x定最大时钟的因素,同时给出表达式。(威盛VIA 2003.11.06 上海笔试试题)
, p2 b; ?9 G3 {! j7 O. j% l! s" K18、说说静态、动态时序模拟的优缺点。(威盛VIA 2003.11.06 上海笔试试题)
8 m u- v1 o# w# G/ o19、一个四级的Mux,其中第二级信号为关键信号 如何改善timing。(威盛VIA 8 K2 x0 v. P% y& W. F
2003.11.06 上海笔试试题)
" _$ z4 y0 P& R4 I20、给出一个门级的图,又给了各个门的传输延时,问关键路径是什么,还问给出输入,# L' s% F; n' I
使得输出依赖于关键路径。(未知)# I7 Z. M. p, G: g
21、逻辑方面数字电路的卡诺图化简,时序(同步异步差异),触发器有几种(区别,优
2 |. E% P6 v" j& i4 l" j点),全加器等等。(未知)
- W: c) B% ~; d; O! J% M7 Y$ g22、卡诺图写出逻辑表达使。(威盛VIA 2003.11.06 上海笔试试题)# f& u2 ?) D- S; M* _
23、化简F(A,B,C,D)= m(1,3,4,5,10,11,12,13,14,15)的和。(威盛). O$ U: E! Y U. v @
24、please show the CMOS inverter schmatic,layout and its cross sectionwith P-% m `* D$ }4 e+ x
well process.Plot its transfer curve (Vout-Vin) And also explain the
: l' |5 p% x- P; h9 Q7 n! Joperation region of PMOS and NMOS for each segment of the transfer curve? (威
g; q% r; \- U2 P b' {2 z+ F盛笔试题circuit design-beijing-03.11.09)% s7 k; Y' d% b4 N1 y7 Y
25、To design a CMOS invertor with balance rise and fall time,please define 0 y) B7 o6 K' v6 Q) @2 I* N
the ration of channel width of PMOS and NMOS and explain?7 `; r0 r: I, Q( t4 F/ [8 \
26、为什么一个标准的倒相器中P管的宽长比要比N管的宽长比大?(仕兰微电子)
* h! e5 }1 K% l J27、用mos管搭出一个二输入与非门。(扬智电子笔试) N! L& a' X( {6 A; Z- p' y5 A
28、please draw the transistor level schematic of a cmos 2 input AND gate and
7 I; ~# K0 ~6 l G% pexplain which input has faster response for output rising edge.(less delay ) _9 N0 H$ A! Q/ n+ O
time)。(威盛笔试题circuit design-beijing-03.11.09)# R. G* [$ n- v2 Q4 A
29、画出NOT,NAND,NOR的符号,真值表,还有transistor level的电路。(Infineon笔
" h% U; p# [2 `3 Y3 J/ D4 F- r试)
) T# D' ?2 l- ~" i30、画出CMOS的图,画出tow-to-one mux gate。(威盛VIA 2003.11.06 上海笔试试题)5 Z, a: u& n* }- S' J; P/ @1 |/ c" T
31、用一个二选一mux和一个inv实现异或。(飞利浦-大唐笔试)& T! e; ?, `9 D1 r( s
32、画出Y=A*B+C的cmos电路图。(科广试题) w- C, k: v7 i n7 _9 y" H* H
33、用逻辑们和cmos电路实现ab+cd。(飞利浦-大唐笔试)2 F% k8 D# F: [0 f" K4 N
34、画出CMOS电路的晶体管级电路图,实现Y=A*B+C(D+E)。(仕兰微电子)
; x- z8 R' w- L2 D* C$ _ I" U" ^35、利用4选1实现F(x,y,z)=xz+yz'。(未知)
c Z# x% I0 y36、给一个表达式f=xxxx+xxxx+xxxxx+xxxx用最少数量的与非门实现(实际上就是化
5 b4 [1 |. N H1 c/ l J简)。" k V+ z) U$ ?
37、给出一个简单的由多个NOT,NAND,NOR组成的原理图,根据输入波形画出各点波形。
@4 N4 }4 c9 M1 t(Infineon笔试) T' G0 N) j! G3 X0 b- b5 g9 v* G& m
38、为了实现逻辑(A XOR B)OR (C AND D),请选用以下逻辑中的一种,并说明为什
M) I. L8 _# X么?1)INV 2)AND 3)OR 4)NAND 5)NOR 6)XOR 答案:NAND(未知)
3 O9 J+ s! z; D0 t' v7 J4 _7 b39、用与非门等设计全加法器。(华为)* h2 {7 Y- u4 @2 S( ?$ }1 x
40、给出两个门电路让你分析异同。(华为)) n2 O% D0 ]2 B2 n' w9 U4 L' w
41、用简单电路实现,当A为输入时,输出B波形为…(仕兰微电子)
" F/ i. ~6 C- n, e6 c42、A,B,C,D,E进行投票,多数服从少数,输出是F(也就是如果A,B,C,D,E中1的个数比02 `6 T4 u6 ?8 E0 `; n- O
多,那么F输出为1,否则F为0),用与非门实现,输入数目没有限制。(未知)
; ?. j6 I) k" e4 ~: _' l) o3 n43、用波形表示D触发器的功能。(扬智电子笔试)" }$ g7 }( }6 C3 W m; L' F* h
44、用传输门和倒向器搭一个边沿触发器。(扬智电子笔试)$ H9 Q1 ]7 l! O! r- A' n. e1 O0 a
45、用逻辑们画出D触发器。(威盛VIA 2003.11.06 上海笔试试题)9 L D8 h, D4 k& y* \
46、画出DFF的结构图,用verilog实现之。(威盛)
; c2 j+ j1 h3 N3 H( H( }47、画出一种CMOS的D锁存器的电路图和版图。(未知)% q# G/ \9 x# [# C7 `2 O
48、D触发器和D锁存器的区别。(新太硬件面试)
" T( I6 @% p8 y/ ]" x: Q& c/ c49、简述latch和filp-flop的异同。(未知)
& u, x$ z) K3 Y9 h4 l50、LATCH和DFF的概念和区别。(未知)$ ~3 L3 h2 }) _. r
51、latch与register的区别,为什么现在多用register.行为级描述中latch如何产生的。
- x% f) D$ z+ y# X(南山之桥)1 C: F$ C( H7 N* a. ?. f
52、用D触发器做个二分颦的电路.又问什么是状态图。(华为)
- _% c- z$ h; y0 M% k" s- ~53、请画出用D触发器实现2倍分频的逻辑电路?(汉王笔试)
, z9 `9 R6 ]7 d, m0 ]# d4 o54、怎样用D触发器、与或非门组成二分频电路?(东信笔试)* v/ p/ ~7 |7 {2 w% p
55、How many flip-flop circuits are needed to divide by 16? (Intel) 16分频?2 u! h6 m! N) w) S6 i3 H
56、用filp-flop和logic-gate设计一个1位加法器,输入carryin和current-stage,输出3 G" m9 m$ _6 X3 G: G5 k4 I. b
carryout和next-stage. (未知): g+ b* H- q0 {. f+ k
57、用D触发器做个4进制的计数。(华为)
6 N8 W# c, D2 H( r8 Z58、实现N位Johnson Counter,N=5。(南山之桥)6 }0 w9 [0 A$ L6 w, t2 F( M
59、用你熟悉的设计方式设计一个可预置初值的7进制循环计数器,15进制的呢?(仕兰: s6 P c; r, t$ z* r" }( Z
微电子)
* M6 q9 o' U/ r j# N& @& E60、数字电路设计当然必问Verilog/VHDL,如设计计数器。(未知)
5 g: s% k' Z# X' B61、BLOCKING NONBLOCKING 赋值的区别。(南山之桥)
" o3 {! |. Y: l; }, a( j2 j8 Z# l62、写异步D触发器的verilog module。(扬智电子笔试): z' W, k2 y. n6 @$ i8 p2 u# z
module dff8(clk , reset, d, q);
# m0 B5 }) U8 A# z5 Uinput clk;
/ v! i2 g c2 m! ]input reset;9 f& N" A$ f; M1 q6 ^7 ~
input [7:0] d; g2 L) a: G/ _. v5 l
output [7:0] q;
# }: s0 t# @4 [8 L( ], Treg [7:0] q;
! r: {7 i; q& {- Z. Calways @ (posedge clk or posedge reset)
3 ]8 W% s: @. A6 U if(reset)- W* K9 P3 M. v D' @* C2 O
q <= 0;
+ g' j$ |# [& H& _# ]; A else+ _0 Y: @+ w5 w- a
q <= d;
. N8 \+ p2 p* _ U4 f4 a# {' }3 [endmodule
8 i1 Q2 i( B2 o63、用D触发器实现2倍分频的Verilog描述? (汉王笔试)1 a0 ^6 C6 o' C- G @
module divide2( clk , clk_o, reset);# Z9 ^8 f9 Y6 u2 T5 i
input clk , reset;
- [$ N+ A4 k3 ^) E6 ^ output clk_o;
$ z/ q) ~9 c3 e% I: \ wire in; + j% {/ j$ z7 J2 e+ U+ e" h0 h
reg out ;
% W# d0 b! A# L( m) {4 X, e always @ ( posedge clk or posedge reset)! Z: Z( V$ ~/ y: C6 G2 `% p
if ( reset)
: y! ^2 m3 G5 q* n2 H% k% M out <= 0;0 X# Y! S+ H7 J9 F7 J2 @
else7 c5 v% t, y5 A8 Y) i. e, F
out <= in;
( R5 D6 b* L& `! U2 S6 l assign in = ~out;0 {2 o: q' p8 j, r+ [. W! q- I! u& Y
assign clk_o = out;; l* h2 l7 s" a
endmodule7 ^& Q) s% P$ d* x0 j( c* E7 P
64、可编程逻辑器件在现代电子设计中越来越重要,请问:a) 你所知道的可编程逻辑器
! ?$ x6 L) r( t& q, n件有哪些? b) 试用VHDL或VERILOG、ABLE描述8位D触发器逻辑。(汉王笔试)
( x _, P* p j- ~7 l$ j1 j7 }PAL,PLD,CPLD,FPGA。 C" f8 r# @1 _/ M8 H+ J
module dff8(clk , reset, d, q);
U# R) V Y& tinput clk;
, |% b) P/ _3 b' @% v: ginput reset;
0 S% t7 M8 R) B; G% _, b/ Qinput d;6 K) y1 ~. R% W/ ]3 w* q
output q;
1 o4 \" H9 E9 {6 Kreg q;* P) k9 P& I4 i
always @ (posedge clk or posedge reset)% t& a5 e/ P1 [: |) P$ J! u4 W3 L
if(reset) {; C* \* s ~
q <= 0;
0 x4 P( R2 u0 Y8 f6 C6 c else
& d, L, b# N2 V4 M( Z q <= d;
* Y2 ]: s3 C: nendmodule
* }- T* F+ s, m; F+ K: m- t65、请用HDL描述四位的全加法器、5分频电路。(仕兰微电子)
7 |. @& N4 E+ Z( Q3 @+ v% R66、用VERILOG或VHDL写一段代码,实现10进制计数器。(未知)3 e/ O3 Y5 Z. o
67、用VERILOG或VHDL写一段代码,实现消除一个glitch。(未知) I4 O# Z( a+ M# }$ _- a- P
68、一个状态机的题目用verilog实现(不过这个状态机画的实在比较差,很容易误解, H% }0 `9 h5 ~' z8 g# g
的)。(威盛VIA 2003.11.06 上海笔试试题)
8 C, V+ G- X2 E5 ?! q% K69、描述一个交通信号灯的设计。(仕兰微电子)! Z% U* Y- Z0 j- Z
70、画状态机,接受1,2,5分钱的卖报机,每份报纸5分钱。(扬智电子笔试)2 h2 R9 F. z8 w. J4 H' X
71、设计一个自动售货机系统,卖soda水的,只能投进三种硬币,要正确的找回钱
; n6 l$ m5 D3 U! s w数。 (1)画出fsm(有限状态机);(2)用verilog编程,语法要符合fpga设计
9 s5 J& C4 x' n" J/ o: d的要求。(未知)4 P$ }; G% ~$ T& T7 g; u
72、设计一个自动饮料售卖机,饮料10分钱,硬币有5分和10分两种,并考虑找零:(1)( \7 T) C9 x6 r
画出fsm(有限状态机);(2)用verilog编程,语法要符合fpga设计的要求;(3)设计
, x G5 w$ Y+ H: u工程中可使用的工具及设计大致过程。(未知)
# K0 |& q0 T1 ?& Y% {* j73、画出可以检测10010串的状态图,并verilog实现之。(威盛)5 n- X {/ d& V9 u* K- b
74、用FSM实现101101的序列检测模块。(南山之桥)
t! a: E5 W5 a' D: |) x7 ~3 ma为输入端,b为输出端,如果a连续输入为1101则b输出为1,否则为0。4 a+ {: m" o7 F& x" {
例如a: 0001100110110100100110
4 H/ }' w9 A+ l b: 0000000000100100000000/ ]4 i: s. n, N. g
请画出state machine;请用RTL描述其state machine。(未知)
1 _' w- J3 d0 I) U75、用verilog/vddl检测stream中的特定字符串(分状态用状态机写)。(飞利浦-大唐
2 n! u) B* g- c/ g# `$ H笔试)
9 g. a6 O: Z7 h6 [76、用verilog/vhdl写一个fifo控制器(包括空,满,半满信号)。(飞利浦-大唐笔试)
7 Z# B; }* D0 E/ m. o0 z9 f9 i9 K77、现有一用户需要一种集成电路产品,要求该产品能够实现如下功能:y=lnx,其中,x5 a8 y% n: i; H# E4 i
为4位二进制整数输入信号。y为二进制小数输出,要求保留两位小数。电源电压为3~5v假" r, C& Y4 E% w6 D, y" `3 L% i$ d( t
设公司接到该项目后,交由你来负责该产品的设计,试讨论该产品的设计全程。(仕兰微% Y5 Z" g, u3 h/ ^" F
电子)4 T! U' F$ a; }* \4 _. x4 r2 l1 h
78、sram,falsh memory,及dram的区别?(新太硬件面试)
1 {$ c$ F' k; w) m6 e }+ X79、给出单管DRAM的原理图(西电版《数字电子技术基础》作者杨颂华、冯毛官205页图9
( V1 m9 m$ U# P# g/ J/ x! N-14b),问你有什么办法提高refresh time,总共有5个问题,记不起来了。(降低温; ~& e# r- ?1 ^- o% H( x0 u E) \
度,增大电容存储容量)(Infineon笔试)
) I; t$ [ i! m- C+ i5 T5 T80、Please draw schematic of a common SRAM cell with 6 transistors,point out , Z+ L! `9 c5 x0 Q* u
which nodes can store data and which node is word line control? (威盛笔试题! u) u' J/ S! N
circuit design-beijing-03.11.09)
" z# m2 D+ q. C2 i" Q81、名词:sram,ssram,sdram
5 I# Y8 g! ~1 M: i2 ]6 h- |名词IRQ,BIOS,USB,VHDL,SDR5 Q# P1 v( t' L& M+ K0 ]
IRQ: Interrupt ReQuest
' B( R- h0 V2 {! Y/ q" IBIOS: Basic Input Output System
0 Q* P+ n, H5 y* vUSB: Universal Serial Bus0 J. J2 g: W: g
VHDL: VHIC Hardware Description Language1 K. n& M( j, v1 ?9 ` W) _+ ?/ i. ]
SDR: Single Data Rate1 R: i# f' v; t7 J, F4 `
压控振荡器的英文缩写(VCO)。
1 Z" r% U& I s 动态随机存储器的英文缩写(DRAM)。
; s6 |- t: h& V3 i( a5 R7 h# F4 q) _名词解释,无聊的外文缩写罢了,比如PCI、ECC、DDR、interrupt、pipeline、" T3 E( a$ d' t; x
IRQ,BIOS,USB,VHDL,VLSI VCO(压控振荡器) RAM (动态随机存储器),FIR IIR DFT(离散* `1 r# k( t0 K' D; s( |- Z4 y& V' a
傅立叶变换)或者是中文的,比如:a.量化误差 b.直方图 c.白平衡
; w1 X; E/ K$ v6 H
+ u- d( z2 |) @____________________________________________________________________________0 ?- a' U6 S% Z
IC设计基础(流程、工艺、版图、器件)
7 F- b/ c$ ~) {$ l% u1、我们公司的产品是集成电路,请描述一下你对集成电路的认识,列举一些与集成电路
& l) ^' i- c% a6 s4 G相关的内容(如讲清楚模拟、数字、双极型、CMOS、MCU、RISC、CISC、DSP、ASIC、FPGA6 e0 q6 h1 _# ~ T( Y. o- R
等的概念)。(仕兰微面试题目); Z5 [' {' {: M; N9 \1 H4 k% ]& |
2、FPGA和ASIC的概念,他们的区别。(未知)
. F4 X2 [$ J- ^' k1 o& z答案:FPGA是可编程ASIC。
; ?& `# v) A+ t) j s: {ASIC:专用集成电路,它是面向专门用途的电路,专门为一个用户设计和制造的。根据一
0 w2 j, M) r* j# k0 ]0 x. ]. G个用户的特定要求,能以低研制成本,短、交货周期供货的全定制,半定制集成电路。与
* ^9 n$ j; ?% C, D' c7 @: t5 j门阵列等其它ASIC(Application Specific IC)相比,它们又具有设计开发周期短、设计
5 j8 j3 k& {& F8 P1 w# g0 X7 c制造成本低、开发工具先进、标准产品无需测试、质量稳定以及可实时在线检验等优点
# N5 X# j# q2 g$ D5 C ~3、什么叫做OTP片、掩膜片,两者的区别何在?(仕兰微面试题目)1 o3 `* ~3 i9 H
4、你知道的集成电路设计的表达方式有哪几种?(仕兰微面试题目)
& L) P) d. R' h. j; A/ Q" c( l5、描述你对集成电路设计流程的认识。(仕兰微面试题目)# q7 h" C% D* t. q5 e
6、简述FPGA等可编程逻辑器件设计流程。(仕兰微面试题目)
& y6 V* r. | _: z' w8 F7、IC设计前端到后端的流程和eda工具。(未知)1 n0 A# A5 _, |, ~, C
8、从RTL synthesis到tape out之间的设计flow,并列出其中各步使用的tool.(未知)3 [# W4 G: s6 k+ j% h# v1 f6 m
9、Asic的design flow。(威盛VIA 2003.11.06 上海笔试试题)3 d3 B; t" p" g: J* l! d, a
10、写出asic前期设计的流程和相应的工具。(威盛)
, [" J, J7 b/ q8 G d/ P( J1 o11、集成电路前段设计流程,写出相关的工具。(扬智电子笔试): V2 o N* V# v4 w% ]# d$ W' X8 q
先介绍下IC开发流程:
9 o) Q, l4 ]* ~% K( S/ { D: a1.)代码输入(design input)
$ b$ Z: h; o5 t7 m用vhdl或者是verilog语言来完成器件的功能描述,生成hdl代码6 H9 o( n2 ]6 H# {8 d
语言输入工具:SUMMIT VISUALHDL! [. ^0 i, Z. u8 @, N
MENTOR RENIOR* t( l9 T! ?+ J' ^1 X' O8 @% O
图形输入: composer(cadence); 4 K4 E; ]. F5 B l
viewlogic (viewdraw)3 {1 f; }, P7 o# R; j; o
2.)电路仿真(circuit simulation)2 e. B3 s5 M9 s8 [" |+ b! B
将vhd代码进行先前逻辑仿真,验证功能描述是否正确$ P# m, u% s: O
数字电路仿真工具:
4 ?! c9 e: Z- T1 R* N! c Verolog: CADENCE Verolig-XL7 w6 h/ a) X: z0 Y
SYNOPSYS VCS9 ]& j/ J0 z6 n( _- m) B+ x
MENTOR Modle-sim
' z0 _ `$ p& |: x6 ^9 L6 \ VHDL : CADENCE NC-vhdl
1 z+ e8 {# f3 m/ X& m8 j: Q SYNOPSYS VSS6 m, W( f( B1 v4 ?7 X5 d1 N5 ^
MENTOR Modle-sim
0 z/ y" R1 M+ K% k j% h模拟电路仿真工具:- n4 _1 W' \2 z! ~
***ANTI HSpice pspice,spectre micro microwave: eesoft : hp& J& p2 E$ h0 a- ^+ L9 P6 r! T4 e
3.)逻辑综合(synthesis tools)
, O5 C2 x% B5 p, L2 W逻辑综合工具可以将设计思想vhd代码转化成对应一定工艺手段的门级电路;将初级仿真. b+ c5 [4 V: b4 P8 M2 Z1 ^
中所没有考虑的门沿(gates delay)反标到生成的门级网表中,返回电路仿真阶段进行再
$ E# N) y' f' m# U8 w+ D仿真。最终仿真结果生成的网表称为物理网表。
9 Z% E) r! e7 Z! z8 F3 o! [12、请简述一下设计后端的整个流程?(仕兰微面试题目)1 F; ~' `9 o' x5 m
13、是否接触过自动布局布线?请说出一两种工具软件。自动布局布线需要哪些基本元
4 K3 u0 p( l5 [, Z' R( h" q素?(仕兰微面试题目)
2 b h3 C- T. z7 ?1 w, d: n. a( C14、描述你对集成电路工艺的认识。(仕兰微面试题目)
% D- z. J+ b0 Y( i15、列举几种集成电路典型工艺。工艺上常提到0.25,0.18指的是什么?(仕兰微面试题# R/ n; Z& H' M0 u% Q. F+ i
目)9 g. @. U ^( w2 ^' D
16、请描述一下国内的工艺现状。(仕兰微面试题目)
' P( @/ d: N9 D. r( ?1 p2 q" u17、半导体工艺中,掺杂有哪几种方式?(仕兰微面试题目)0 }8 f: V- y) M: H
18、描述CMOS电路中闩锁效应产生的过程及最后的结果?(仕兰微面试题目)( e6 x8 b }& B+ F; H' I
19、解释latch-up现象和Antenna effect和其预防措施.(未知)
% g d5 ? t- h# S20、什么叫Latchup?(科广试题)
- N7 `% i5 i& `0 J21、什么叫窄沟效应? (科广试题)
4 x; C, T3 j0 h. j22、什么是NMOS、PMOS、CMOS?什么是增强型、耗尽型?什么是PNP、NPN?他们有什么差
( B# v; z; I' c. u. S% h0 s别?(仕兰微面试题目); w& x( l3 @, O* @2 {
23、硅栅COMS工艺中N阱中做的是P管还是N管,N阱的阱电位的连接有什么要求?(仕兰微
' V! A( y7 U" G B5 h0 ]面试题目)/ o; V+ v d4 K& b' R" B$ d
24、画出CMOS晶体管的CROSS-OVER图(应该是纵剖面图),给出所有可能的传输特性和转1 ]# x5 Q+ {* l
移特性。(Infineon笔试试题)# h7 ~& f, v! M- L
25、以interver为例,写出N阱CMOS的process流程,并画出剖面图。(科广试题)+ U4 u. ?$ a( u. d: h$ o c
26、Please explain how we describe the resistance in semiconductor. Compare / }7 N8 c# O$ x; R) E2 c& k
the resistance of a metal,poly and diffusion in tranditional CMOS process.(威
! ?, Y0 p# I' s9 |" Y2 C3 W* y( z盛笔试题circuit design-beijing-03.11.09)! W5 B* f2 F1 i) z9 J* Q
27、说明mos一半工作在什么区。(凹凸的题目和面试)
1 t3 o7 m( g# b& d* g28、画p-bulk 的nmos截面图。(凹凸的题目和面试)/ |' R( T" n3 r6 a4 B
29、写schematic note(?), 越多越好。(凹凸的题目和面试) u8 G& ^* N" A; @* J
30、寄生效应在ic设计中怎样加以克服和利用。(未知)
4 G1 ?7 \! m# N M' n2 |31、太底层的MOS管物理特性感觉一般不大会作为笔试面试题,因为全是微电子物理,公
6 ~9 d/ T5 v/ \4 H% o5 z/ s) ?% ?式推导太罗索,除非面试出题的是个老学究。IC设计的话需要熟悉的软件: Cadence,
/ N* F/ B8 f0 j( J& y; B! qSynopsys, Avant,UNIX当然也要大概会操作。, F+ u8 s5 G$ b/ u: E6 o/ k0 u! y
32、unix 命令cp -r, rm,uname。(扬智电子笔试)2 H* `4 q9 M# {' D8 J' `. o1 d
; W+ [( N, v/ s: c+ S
___________________________________________________________________________, S* W! ]' H! h; z5 t9 w
单片机、MCU、计算机原理
# I+ q3 n; {) u) |0 @1 _1、简单描述一个单片机系统的主要组成模块,并说明各模块之间的数据流流向和控制流: ^9 ]8 L0 t/ g5 W/ g
流向。简述单片机应用系统的设计原则。(仕兰微面试题目)
' x! F- K h; U+ d \ m2、画出8031与2716(2K*8ROM)的连线图,要求采用三-八译码器,8031的P2.5,P2.4和' s+ R7 {* r* P2 f2 O( o8 P2 l
P2.3参加译码,基本地址范围为3000H-3FFFH。该2716有没有重叠地址?根据是什么?若
+ E" i" q/ z! R3 P5 K有,则写出每片2716的重叠地址范围。(仕兰微面试题目)
# m. i W: O) m3、用8051设计一个带一个8*16键盘加驱动八个数码管(共阳)的原理图。(仕兰微面试
4 I+ c/ E0 |6 U ^5 h1 f# O题目)
( L4 j+ T6 v. u8 w4、PCI总线的含义是什么?PCI总线的主要特点是什么? (仕兰微面试题目)% Y. O3 a7 c! k7 S2 L
5、中断的概念?简述中断的过程。(仕兰微面试题目)5 i, `7 \; f6 A ^# ^8 g4 D# @
6、如单片机中断几个/类型,编中断程序注意什么问题;(未知)
5 o# r- ?6 i+ ^3 n1 V7、要用一个开环脉冲调速系统来控制直流电动机的转速,程序由8051完成。简单原理如
* d5 O! q# `' E- O8 `2 o8 I下:由P3.4输出脉冲的占空比来控制转速,占空比越大,转速越快;而占空比由K7-K0八) C+ e7 U( m! A
个开关来设置,直接与P1口相连(开关拨到下方时为"0",拨到上方时为"1",组成一个八
) e6 m5 O( h8 K位二进制数N),要求占空比为N/256。 (仕兰微面试题目)
8 ?" r" e0 U! \" \1 L9 q; j: o?? 下面程序用计数法来实现这一功能,请将空余部分添完整。 , r0 @8 l! n1 W1 a: A/ }5 i
?? MOV P1,#0FFH ! Y1 V8 K9 l+ Z( E' I, l, c
?? LOOP1 :MOV R4,#0FFH 2 }6 |7 e5 f$ {' e5 ^7 t2 r+ e
?? --------
0 S. U- z+ {7 f4 H6 D3 |?? MOV R3,#00H
, D4 d4 E u& C% f& L( [ K3 s?? LOOP2 :MOV A,P1 . V! X K" P% T& E' g
?? --------
5 I% J5 c, O# H: E( w) W?? SUBB A,R3
% n4 o7 r0 J8 C1 D' R9 ]9 E: b1 S?? JNZ SKP1
2 {1 f" E# H2 v4 T: V8 @?? --------
3 \( U3 T. a. k4 J?? SKP1:MOV C,70H
% h: I1 M4 r" T% ~/ |?? MOV P3.4,C
; H- e0 g7 ~" x6 L?? ACALL DELAY :此延时子程序略 : O& V! T8 { O( D) ?, { z
?? -------- 6 }$ ^% d3 ^" f( M7 c. i
?? -------- + G' ~$ Z+ x, q
?? AJMP LOOP1
+ J2 c5 n- C v* O8、单片机上电后没有运转,首先要检查什么?(东信笔试题)
. M% Z5 b- t" w6 B) n/ R9、What is PC Chipset? (扬智电子笔试)
0 W) V5 k# s! H0 R, r9 x. S- O$ k芯片组(Chipset)是主板的核心组成部分,按照在主板上的排列位置的不同,通常分为# y: e' h; W- x
北桥芯片和南桥芯片。北桥芯片提供对CPU的类型和主频、内存的类型和最大容量、7 `! d( O* p8 z
ISA/PCI/AGP插槽、ECC纠错等支持。南桥芯片则提供对KBC(键盘控制器)、RTC(实时时. p- g7 D! W/ T* t* f T
钟控制器)、USB(通用串行总线)、Ultra DMA/33(66)EIDE数据传输方式和ACPI(高级
$ u9 a7 _0 e L1 S. B2 `能源管理)等的支持。其中北桥芯片起着主导性的作用,也称为主桥(Host Bridge)。4 G" O q% a3 `, a4 t, r
除了最通用的南北桥结构外,目前芯片组正向更高级的加速集线架构发展,Intel的+ A" Y: H5 a( [4 U+ Q3 O9 ^7 Z
8xx系列芯片组就是这类芯片组的代表,它将一些子系统如IDE接口、音效、MODEM和USB直
% R) _6 @+ G- e# j" |接接入主芯片,能够提供比PCI总线宽一倍的带宽,达到了266MB/s。/ P2 p& }, k2 Q8 J1 G0 m9 _' z
10、如果简历上还说做过cpu之类,就会问到诸如cpu如何工作,流水线之类的问题。
( s2 V! o0 O a' R% e* p& E' y(未知)4 N' ?, V. K) X% r8 ?
11、计算机的基本组成部分及其各自的作用。(东信笔试题)
/ N+ T$ Q+ _2 ^12、请画出微机接口电路中,典型的输入设备与微机接口逻辑示意图(数据接口、控制接
I# K6 m/ s; o- x' `' Y口、所存器/缓冲器)。 (汉王笔试)# x( a. \2 H$ G F) K! k& i
13、cache的主要部分什么的。(威盛VIA 2003.11.06 上海笔试试题)
- w6 K7 g, J4 `8 f3 g8 [, y14、同步异步传输的差异(未知)$ q; [) L0 L4 N' w+ I
15、串行通信与同步通信异同,特点,比较。(华为面试题)3 Y7 ^7 |" I0 f5 r& ?4 v' r' j5 ^
16、RS232c高电平脉冲对应的TTL逻辑是?(负逻辑?) (华为面试题)
4 o5 v0 F9 `$ @' O# G% X6 G7 h7 Q0 j# |5 ~7 Q8 u! `7 {) L8 n' Z
___________________________________________________________________________
* _% F v! O7 X* P/ P" r 信号与系统4 y- R" t4 Z/ C& H
1、的话音频率一般为300~3400HZ,若对其采样且使信号不失真,其最小的采样频率应为1 L; ^4 Y. J2 e+ j% {
多大?若采用8KHZ的采样频率,并采用8bit的PCM编码,则存储一秒钟的信号数据量有多5 D1 _& D9 H9 D! v' B( h
大?(仕兰微面试题目)1 I5 l9 y2 w8 x9 \! o9 a
2、什么耐奎斯特定律,怎么由模拟信号转为数字信号。(华为面试题)! g0 Z) K3 X9 }8 c: ?$ g$ W
3、如果模拟信号的带宽为 5khz,要用8K的采样率,怎么办? (lucent) 两路?: o% n! v6 W0 d0 R
4、信号与系统:在时域与频域关系。(华为面试题)
& R6 K2 q7 d7 K4 r3 H5、给出时域信号,求其直流分量。(未知)
& M- s" V X( `8 X3 J# t6、给出一时域信号,要求(1)写出频率分量,(2)写出其傅立叶变换级数;(3)当波( R1 y3 E8 i+ Y7 V
形经过低通滤波器滤掉高次谐波而只保留一次谐波时,画出滤波后的输出波形。(未知)( J/ Y, I6 J) r; c) Y
7、sketch 连续正弦信号和连续矩形波(都有图)的傅立叶变换 。(Infineon笔试试题)
8 U2 |2 I5 }9 e! j8、拉氏变换和傅立叶变换的表达式及联系。(新太硬件面题)
- f; g; b0 I* I6 Z5 N* W, w
4 F, M) a: {6 I5 T. n# C_________________________________________________________________________
: k; T1 q) W& [3 @: S, L' ^: ^ DSP、嵌入式、软件等
2 p y9 d/ [2 d1、请用方框图描述一个你熟悉的实用数字信号处理系统,并做简要的分析;如果没有,
% [) e( D! [: ^7 y4 l2 A3 l3 Y也可以自己设计一个简单的数字信号处理系统,并描述其功能及用途。(仕兰微面试题
) P! x+ \9 f; o8 L8 @/ E- V7 |3 |' D目)5 E$ K9 O9 Q% C
2、数字滤波器的分类和结构特点。(仕兰微面试题目)
' V! J. h: [8 Q3、IIR,FIR滤波器的异同。(新太硬件面题)3 T' |- F6 u0 A6 O% G
4、拉氏变换与Z变换公式等类似东西,随便翻翻书把如.h(n)=-a*h(n-1)+b*δ(n) a.求h
% U8 W3 M$ c1 |8 `4 J(n)的z变换;b.问该系统是否为稳定系统;c.写出FIR数字滤波器的差分方程;(未知): S5 R* j# E' t- A' Z _/ j
5、DSP和通用处理器在结构上有什么不同,请简要画出你熟悉的一种DSP结构图。(信威
' K" z* P" B" b8 Q- w s2 Rdsp软件面试题)
- g: m8 g' `6 f6、说说定点DSP和浮点DSP的定义(或者说出他们的区别)(信威dsp软件面试题). P7 z! _: X6 H9 {& K) W8 W
7、说说你对循环寻址和位反序寻址的理解.(信威dsp软件面试题)1 B q# w. \- L0 B
8、请写出【-8,7】的二进制补码,和二进制偏置码。用Q15表示出0.5和-0.5.(信威
" l O. u$ g, V D% j7 ydsp软件面试题)# E3 |* L( ~) Q6 |
9、DSP的结构(哈佛结构);(未知)+ I) k' g) c$ y
10、嵌入式处理器类型(如ARM),操作系统种类(Vxworks,ucos,winCE,linux),操作系
7 F7 i# T$ `' I: [统方面偏CS方向了,在CS篇里面讲了;(未知)5 T F; D: W: K- b% F5 ?: s
11、有一个LDO芯片将用于对手机供电,需要你对他进行评估,你将如何设计你的测试项
6 u) l* B, H! H) m4 D5 ]* C0 f目?$ p$ K2 C) s4 [9 y
12、某程序在一个嵌入式系统(200M CPU,50M SDRAM)中已经最优化了,换到零一个系
, b) _+ ^( Q4 A, s1 b4 W7 ?统(300M CPU,50M SDRAM)中是否还需要优化? (Intel)
5 h; o" o9 h; z8 r$ l' m2 N0 U13、请简要描述HUFFMAN编码的基本原理及其基本的实现方法。(仕兰微面试题目)( I6 _9 r$ H% b5 `$ x) m8 K
14、说出OSI七层网络协议中的四层(任意四层)。(仕兰微面试题目)
& d9 d; `8 u: P o: E" j+ X15、A) (仕兰微面试题目)
0 |# |2 N5 m& r: r( X$ X??#i nclude 2 a3 a$ y9 t& b* p+ B4 ]
??void testf(int*p)
$ ]8 q9 r" j, E3 E. m: I- Z% Z??{ # U& }8 u4 B9 ^2 q
??*p+=1;
0 ~+ s8 m9 o" {% V% l2 j. l r??} 4 E& m# P |- f7 `9 T. L. e+ _
??main()
/ R- z: ~8 v! ^% u- x# @??{ 7 q; L1 ^2 ]& B) p6 K/ g
??int *n,m[2]; 1 `; ^( b$ S( q# O# U3 ~
??n=m;
2 S2 K1 E) @8 n5 ]5 Z# K$ ?) K6 u??m[0]=1; ; s+ ?% K, G5 N) q
??m[1]=8;
- H' g% Z. u; b$ K3 X1 z4 W% y! s??testf(n); 9 H6 j0 ?- Z; Z- ]8 K5 \7 ?
??printf("Data value is %d ",*n); ; F5 z" r0 K/ O2 b1 C' m
??}
/ D d7 P* G& M8 ]??------------------------------
5 U* H* S9 |- r$ w$ m9 B% {" O??B)
9 ?) H; f9 M0 Q R* |" ~??#i nclude & @9 I5 U9 P7 X- l
??void testf(int**p) 3 k8 }2 j; \* ?! N4 N
??{
w6 f3 k+ e2 G??*p+=1;
4 O( E. E. U! x/ Y) s( F) W8 p) A??} : D6 P# B. {" d1 `2 {2 |. ~8 F: D q& {
??main()
2 ^- l' e8 T3 w5 h9 Q& \7 G??{int *n,m[2]; 3 k2 ^- ~1 J4 n! K! u
??n=m;
6 G- n9 c& G; X. A# M??m[0]=1; x( h7 U4 m5 ~7 }0 ]4 }$ X' I0 W
??m[1]=8;
7 D9 U k" g o; S3 e9 p??testf(&n);
7 w6 Z; U: X3 Y6 |??printf(Data value is %d",*n); ) g. a3 j/ B0 p$ A2 V9 ?' R
??}
% D2 `! j9 i, I* ^5 l% R! E0 h" W??下面的结果是程序A还是程序B的? ) h/ T h4 b' A$ _
??Data value is 8
- U: _( m' J' Y+ S??那么另一段程序的结果是什么? % ?0 k; t# ~5 n. J
16、那种排序方法最快? (华为面试题)* B" p( j3 S; w! S: T F
17、写出两个排序算法,问哪个好?(威盛)
2 X( [% r+ |3 ?/ _& d0 ^: z ~18、编一个简单的求n!的程序 。(Infineon笔试试题)
7 f5 a% M4 @& S% x, W19、用一种编程语言写n!的算法。(威盛VIA 2003.11.06 上海笔试试题)
+ ~8 N# C: S' A3 |& q v4 a20、用C语言写一个递归算法求N!;(华为面试题) 8 E* j! c$ `9 d8 j7 y$ h
21、给一个C的函数,关于字符串和数组,找出错误;(华为面试题) ( e0 [4 i7 K9 B& O
22、防火墙是怎么实现的? (华为面试题)8 \) r" z6 l4 C4 p: J: U! z
23、你对哪方面编程熟悉?(华为面试题)) y; ?" Y/ p, q
24、冒泡排序的原理。(新太硬件面题)- t X8 {0 d% v' g* K
25、操作系统的功能。(新太硬件面题)3 V' m( r y9 x V. Q+ M
26、学过的计算机语言及开发的系统。(新太硬件面题); W" F) o7 \3 R9 W- b. R
27、一个农夫发现围成正方形的围栏比长方形的节省4个木桩但是面积一样.羊的数目和正
! ^4 O {& O8 Z: y$ Z# F方形围栏的桩子的个数一样但是小于36,问有多少羊?(威盛)
* Y8 Y$ h, N0 p+ K; C, ~' d% e28、C语言实现统计某个cell在某.v文件调用的次数(这个题目真bt) (威盛VIA
. F. }6 @! K1 l& B- D$ {2003.11.06 上海笔试试题)$ ^# J- Z! k" `/ x3 a Q+ p# x8 z8 |
29、用C语言写一段控制手机中马达振子的驱动程序。(威胜)
& ?, w, X% L/ U3 ?30、用perl或TCL/Tk实现一段字符串识别和比较的程序。(未知)
# r L9 l( }: j! F- S31、给出一个堆栈的结构,求中断后显示结果,主要是考堆栈压入返回地址存放在低端地
$ ^ o# m& v9 u$ V4 F) z6 L- r2 f址还是高端。(未知): J4 G' W3 s7 A, e
32、一些DOS命令,如显示文件,拷贝,删除。(未知)" Z* e7 N+ @* ^ m
33、设计一个类,使得该类任何形式的派生类无论怎么定义和实现,都无法产生任何对象: Y6 I# a4 T' y0 b1 [8 ]
实例。(IBM)
8 A4 V4 n. D% I* Y# f: g+ @34、What is pre-emption? (Intel)
3 |7 B. n7 m& P, A7 U: d$ _; m5 l" k35、What is the state of a process if a resource is not available? (Intel)2 u! `! D$ i" t$ A1 I
36、三个 float a,b,c;问值(a+b)+c==(b+a)+c, (a+b)+c==(a+c)+b。(Intel) ! {9 R: {) c3 w. K+ \" r1 O
37、把一个链表反向填空。 (lucent)
, K c- _ E. t( p8 Q; I( i38、x^4+a*x^3+x^2+c*x+d 最少需要做几次乘法? (Dephi): w6 @2 M. ]% x
2 ]* ~7 q" G2 i: ?( d2 {
____________________________________________________________________________) E' H3 k2 H7 H# P
主观题; [. `8 T& Q8 A R- }
1、你认为你从事研发工作有哪些特点?(仕兰微面试题目)
0 E, r" ^$ ~' |' ` @2 D/ l; [' O2、说出你的最大弱点及改进方法。(威盛VIA 2003.11.06 上海笔试试题)
$ Y x+ T5 h9 W! D i1 ?5 S" D: s3、说出你的理想。说出你想达到的目标。 题目是英文出的,要用英文回答。(威盛VIA 4 x% r1 T0 N, c
2003.11.06 上海笔试试题)- i) w- l: y8 p% W
4、我们将研发人员分为若干研究方向,对协议和算法理解(主要应用在网络通信、图象( A7 H& F5 |# n3 T/ h1 a
语音压缩方面)、电子系统方案的研究、用MCU、DSP编程实现电路功能、用ASIC设计技术
: l7 ^: w6 d0 V设计电路(包括MCU、DSP本身)、电路功能模块设计(包括模拟电路和数字电路)、集成0 n; u& x8 T B2 B" }
电路后端设计(主要是指综合及自动布局布线技术)、集成电路设计与工艺接口的研究。
, g% s8 P9 y( N8 g/ _8 a你希望从事哪方面的研究?(可以选择多个方向。另外,已经从事过相关研发的人员可以
: E+ @3 A, ]3 M+ c+ u2 i, s1 u$ Q! E8 o详细描述你的研发经历)。(仕兰微面试题目)4 O. z( A2 x+ q9 |8 D _
5、请谈谈对一个系统设计的总体思路。针对这个思路,你觉得应该具备哪些方面的知4 x4 q8 Q+ V# g2 ` b. B
识?(仕兰微面试题目)
7 y; J+ b9 W0 ^9 Q! C l( v6、设想你将设计完成一个电子电路方案。请简述用EDA软件(如PROTEL)进行设计(包括
- o# B: [ x8 \1 I3 c7 ?) z$ V原理图和PCB图)到调试出样机的整个过程。在各环节应注意哪些问题?电源的稳定,电
4 m4 D, ~" ?) w5 W! Z/ `4 M容的选取,以及布局的大小。(汉王笔试)
) a7 O& \# L- Q$ S* n; b
5 \3 {, o8 n: D) ]# V8 H2 v& R共同的注意点, \" W. y; H' h5 i( U; `# H( A/ u) p
1.一般情况下,面试官主要根据你的简历提问,所以一定要对自己负责,把简历上的东西6 {' z" t) ^# C& I, ]: r8 C
搞明白;
! R9 J7 [4 v7 ~7 i5 t2.个别招聘针对性特别强,就招目前他们确的方向的人,这种情况下,就要投其所好,尽/ z4 o1 b4 M8 ?8 `# _% F# K' P, C* m
量介绍其所关心的东西。
( N1 j) {0 V0 J& S3.其实技术面试并不难,但是由于很多东西都忘掉了,才觉得有些难。所以最好在面试前5 S& C, O. R, i- V! n
把该看的书看看。
& n8 L9 h7 h9 V+ x( k+ v4.虽然说技术面试是实力的较量与体现,但是不可否认,由于不用面试官/公司所专领域
" I- `) L0 E% T( T1 A4 g及爱好不同,也有面试也有很大的偶然性,需要冷静对待。不能因为被拒,就否认自己或
& j" n+ v5 e( {" @责骂公司。
4 Q9 h9 C: c1 n9 e& \* }& B. {( M5.面试时要take it easy,对越是自己钟情的公司越要这样。 |
|