工大后院

 找回密码
 加入后院

扫一扫,访问微社区

QQ登录

只需一步,快速开始

搜索
查看: 3193|回复: 11

各大公司电子类招聘题目精选

[复制链接]
发表于 2006-3-27 15:36 | 显示全部楼层 |阅读模式
模拟电路1 d7 a% L+ ?/ B! W3 h
1、基尔霍夫定理的内容是什么?(仕兰微电子)7 K1 A. ]8 Y. w
2、平板电容公式(C=εS/4πkd)。(未知)
6 [% K8 T: F4 s0 U( {7 [6 g/ G: `3、最基本的如三极管曲线特性。(未知)
, u- F2 r9 c) H; l; \% m4、描述反馈电路的概念,列举他们的应用。(仕兰微电子)
% a9 \4 [' t, [1 L, {5、负反馈种类(电压并联反馈,电流串联反馈,电压串联反馈和电流并联反馈);负反
' w2 u' o0 h* H8 S! G2 m& T/ h1 B1 A$ g馈的优点(降低放大器的增益灵敏度,改变输入电阻和输出电阻,改善放大器的线性和非
2 [' `& e7 P5 s线性失真,有效地扩展放大器的通频带,自动调节作用)(未知), f4 d% ?8 s" f5 T* F% \* R9 R0 `
6、放大电路的频率补偿的目的是什么,有哪些方法?(仕兰微电子), i5 `" P+ w1 c& O9 E+ |
7、频率响应,如:怎么才算是稳定的,如何改变频响曲线的几个方法。(未知)
. D- f: `0 s* q9 G8、给出一个查分运放,如何相位补偿,并画补偿后的波特图。(凹凸)
3 [& `. i0 M1 @; A2 F5 B9、基本放大电路种类(电压放大器,电流放大器,互导放大器和互阻放大器),优缺$ A3 |  g1 P- X2 y/ O- p/ l% P4 }
点,特别是广泛采用差分结构的原因。(未知)2 q) X) Y4 h( W5 n& `' F4 N
10、给出一差分电路,告诉其输出电压Y+和Y-,求共模分量和差模分量。(未知)5 b& ]2 X  B$ H! }5 D& n
11、画差放的两个输入管。(凹凸)
( ~* p8 n8 `8 v4 I: l+ L4 j4 z12、画出由运放构成加法、减法、微分、积分运算的电路原理图。并画出一个晶体管级的
- k, j- l6 ]! M6 ^" J运放电路。(仕兰微电子)
( R* U+ u: p2 W+ i. _$ @! t13、用运算放大器组成一个10倍的放大器。(未知)
1 `2 m' p8 J' @( }1 |14、给出一个简单电路,让你分析输出电压的特性(就是个积分电路),并求输出端某点
, u8 p! Z4 s: y- U的  rise/fall时间。(Infineon笔试试题)2 i- y1 x9 a3 M
15、电阻R和电容C串联,输入电压为R和C之间的电压,输出电压分别为C上电压和R上电2 d5 _8 W% D$ w: r
压,要求绘制这两种电路输入电压的频谱,判断这两种电路何为高通滤波器,何为低通滤
+ }: A" N  E1 N1 y, A2 ?% t波器。当RC<<T时,给出输入电压波形图,绘制两种电路的输出波形图。(未知)3 a* S( R  V9 [
16、有源滤波器和无源滤波器的原理及区别?(新太硬件)3 t: s5 A5 S; V  K; @* y
17、有一时域信号S=V0sin(2pif0t)+V1cos(2pif1t)+V2sin(2pif3t+90),当其通过低通、
/ y" c. |" F; p带通、高通滤波器后的信号表示方式。(未知)1 c( i8 k7 Z9 z
18、选择电阻时要考虑什么?(东信笔试题)/ x* a. V, J) _" w- G9 a6 ^4 B5 D3 ]
19、在CMOS电路中,要有一个单管作为开关管精确传递模拟低电平,这个单管你会用P管
; R  V* y2 z8 ^) ~* p+ w1 A还是N管,为什么?(仕兰微电子)9 N- `0 U. i& l- M3 [0 G
20、给出多个mos管组成的电路求5个点的电压。(Infineon笔试试题)% |: q1 }% M" u
21、电压源、电流源是集成电路中经常用到的模块,请画出你知道的线路结构,简单描述
- U% F& v6 ~5 S1 o! _其优缺点。(仕兰微电子). S' ]5 D- H6 v) L) }! s3 e/ {
22、画电流偏置的产生电路,并解释。(凹凸)
- [# K+ Q0 M! j8 ]  D( Y+ D23、史密斯特电路,求回差电压。(华为面试题)
: D. Q( c# \/ i& A  x24、晶体振荡器,好像是给出振荡频率让你求周期(应该是单片机的,12分之一周期....)
3 x: F: p7 H! A+ n# K(华为面试题)
, b& w; R1 Y; \) v+ Z25、LC正弦波振荡器有哪几种三点式振荡电路,分别画出其原理图。(仕兰微电子): t' C0 E9 j" H2 b% i
26、VCO是什么,什么参数(压控振荡器?) (华为面试题)
  w0 j2 G3 v7 {27、锁相环有哪几部分组成?(仕兰微电子)7 w* W4 B/ |1 N$ P2 ~  j' p3 J
28、锁相环电路组成,振荡器(比如用D触发器如何搭)。(未知)2 U3 H' U, o6 _, \4 P
29、求锁相环的输出频率,给了一个锁相环的结构图。(未知)& q+ C& |4 q  v# F7 j' G: `  j
30、如果公司做高频电子的,可能还要RF知识,调频,鉴频鉴相之类,不一一列举。(未
; u1 m2 B: B  y1 C& j" u5 ]知)% f0 r6 `/ r: r, W% R6 a, J% O; {
31、一电源和一段传输线相连(长度为L,传输时间为T),画出终端处波形,考虑传输线
, N( }1 l2 O% t. {8 e无损耗。给出电源电压波形图,要求绘制终端波形图。(未知)
% E4 n8 O- E8 O) E! M+ Y: B, l32、微波电路的匹配电阻。(未知)
! C$ v& }" U8 ~: ?7 X33、DAC和ADC的实现各有哪些方法?(仕兰微电子)7 E4 W, a2 ~! C% x3 y0 ^
34、A/D电路组成、工作原理。(未知)+ j5 X8 l' b# V: ^3 n% P
35、实际工作所需要的一些技术知识(面试容易问到)。如电路的低功耗,稳定,高速如何, g/ h8 A* W& a7 G8 R$ @
做到,调运放,布版图注意的地方等等,一般会针对简历上你所写做过的东西具体问,肯* i  A- [$ ^9 z' O9 z7 |
定会问得很细(所以别把什么都写上,精通之类的词也别用太多了),这个东西各个人就  ~/ X; w  Y4 R# ~3 Z; v
不一样了,不好说什么了。(未知)
! {* H, w" F$ o8 }8 R$ w5 z  q/ j6 d* r/ D0 _# o
_______________________________________________________________________
$ m, O0 b' M- G0 U3 d                      数字电路
+ J2 G( Y# I6 a$ l9 {( ]1、同步电路和异步电路的区别是什么?(仕兰微电子)
8 ?. g0 K6 k3 {2、什么是同步逻辑和异步逻辑?(汉王笔试)6 q9 J2 q* T6 j4 F3 h
同步逻辑是时钟之间有固定的因果关系。异步逻辑是各时钟之间没有固定的因果关系。
( E% J0 D4 f2 E2 E( k3、什么是"线与"逻辑,要实现它,在硬件特性上有什么具体要求?(汉王笔试)
2 X- Z3 l( [; ?4 _; o, S线与逻辑是两个输出信号相连可以实现与的功能。在硬件上,要用oc门来实现,由于不用% {" U4 ]. d2 r
oc门可能使灌电流过大,而烧坏逻辑门。 同时在输出端口应加一个上拉电阻。0 M% U6 t( t4 s1 w, G* x. }% F
4、什么是Setup 和Holdup时间?(汉王笔试)
( G% N2 G( H7 ^8 n4 A" ^+ i" d$ K5、setup和holdup时间,区别.(南山之桥)
, v0 _6 K: l4 l. g6、解释setup time和hold time的定义和在时钟信号延迟时的变化。(未知)& ^7 q# `* Z$ V# J$ y1 z: D
7、解释setup和hold time violation,画图说明,并说明解决办法。(威盛VIA
  A" ?. m5 P7 t2003.11.06 上海笔试试题)
* j# n% r1 G. ~Setup/hold time 是测试芯片对输入信号和时钟信号之间的时间要求。建立时间是指触发
% Q: b+ [. K8 G4 j器的时钟信号上升沿到来以前,数据稳定不变的时间。输入信号应提前时钟上升沿(如上8 \# l9 B' ]5 Z( y% b
升沿有效)T时间到达芯片,这个T就是建立时间-Setup time.如不满足setup time,这个
9 x; N6 K+ ~, a数据就不能被这一时钟打入触发器,只有在下一个时钟上升沿,数据才能被打入触发器。
9 O; Y  V1 L4 ~, S3 X2 ~# D" ?保持时间是指触发器的时钟信号上升沿到来以后,数据稳定不变的时间。如果hold time! P$ ~' `' o1 h& S
不够,数据同样不能被打入触发器。+ U7 q1 L: E" E! E
建立时间(Setup Time)和保持时间(Hold time)。建立时间是指在时钟边沿前,数据信
, w9 L. z& L; n* u, h号需要保持不变的时间。保持时间是指时钟跳变边沿后数据信号需要保持不变的时间。如7 L" b: M" i* Y
果不满足建立和保持时间的话,那么DFF将不能正确地采样到数据,将会出现
& Y1 n% r$ W: X/ f( P$ fmetastability的情况。如果数据信号在时钟沿触发前后持续的时间均超过建立和保持时) u# |1 U; ?. A% k' b. @% Q
间,那么超过量就分别被称为建立时间裕量和保持时间裕量。+ |/ \8 K9 W/ {6 v/ U( K
8、说说对数字逻辑中的竞争和冒险的理解,并举例说明竞争和冒险怎样消除。(仕兰微, D; R1 q) H/ K
电子)2 \9 L. C5 z4 Z6 r) \
9、什么是竞争与冒险现象?怎样判断?如何消除?(汉王笔试)
0 Q6 T# z4 k2 d$ \$ v! Y% r8 s在组合逻辑中,由于门的输入信号通路中经过了不同的延时,导致到达该门的时间不一致' x' k( F4 Z5 L( X, Z
叫竞争。产生毛刺叫冒险。如果布尔式中有相反的信号则可能产生竞争和冒险现象。解决
3 h& o0 x  x8 h, J& t: i方法:一是添加布尔式的消去项,二是在芯片外部加电容。
/ N* H9 j+ H4 X+ @6 u10、你知道那些常用逻辑电平?TTL与COMS电平可以直接互连吗?(汉王笔试)0 ~# P% z* e7 a, M# d$ g& M# _
常用逻辑电平:12V,5V,3.3V;TTL和CMOS不可以直接互连,由于TTL是在0.3-3.6V之
1 s% |: j9 l' }8 ?1 H8 U间,而CMOS则是有在12V的有在5V的。CMOS输出接到TTL是可以直接互连。TTL接到CMOS需9 \! z$ a8 L$ P) E$ E
要在输出端口加一上拉电阻接到5V或者12V。  N+ r" {6 F, U3 T9 {  ]
11、如何解决亚稳态。(飞利浦-大唐笔试)
* P( W& J' o5 l' a亚稳态是指触发器无法在某个规定时间段内达到一个可确认的状态。当一个触发器进入亚
# P+ w9 l8 e, a稳态时,既无法预测该单元的输出电平,也无法预测何时输出才能稳定在某个正确的电平
4 |' ]4 H  I+ H1 b0 r上。在这个稳定期间,触发器输出一些中间级电平,或者可能处于振荡状态,并且这种无
6 U: N9 m1 A3 k$ e5 n' i2 D+ B" _用的输出电平可以沿信号通道上的各个触发器级联式传播下去。
2 k. ~; N& t6 ?- W12、IC设计中同步复位与 异步复位的区别。(南山之桥). @9 e5 n3 D5 O+ I) n+ y
13、MOORE 与 MEELEY状态机的特征。(南山之桥)
2 u) K  @% w( q0 E14、多时域设计中,如何处理信号跨时域。(南山之桥)
& a& B. [! ~5 ~- w9 K' x15、给了reg的setup,hold时间,求中间组合逻辑的delay范围。(飞利浦-大唐笔试)( c+ y6 h0 l1 V7 A; h  F
Delay < period - setup – hold
) [4 s9 ^; C+ d$ |2 a3 e7 ?+ v, f16、时钟周期为T,触发器D1的建立时间最大为T1max,最小为T1min。组合逻辑电路最大延
) D: y9 l) k+ X. p4 f" u, c迟为T2max,最小为T2min。问,触发器D2的建立时间T3和保持时间应满足什么条件。(华
, U0 J5 o% `5 p为)
! D' M0 B6 y2 D0 h8 o( B17、给出某个一般时序电路的图,有Tsetup,Tdelay,Tck->q,还有 clock的delay,写出决2 C' U( X1 p: ~8 n) N7 Z
定最大时钟的因素,同时给出表达式。(威盛VIA 2003.11.06 上海笔试试题)9 |3 ?5 P2 J  E+ F7 S
18、说说静态、动态时序模拟的优缺点。(威盛VIA 2003.11.06 上海笔试试题)
) S8 E) o4 J8 v; K5 A19、一个四级的Mux,其中第二级信号为关键信号 如何改善timing。(威盛VIA / t  U2 \6 |8 t, g4 b
2003.11.06 上海笔试试题)/ I- i% T. `" @; G4 V3 z
20、给出一个门级的图,又给了各个门的传输延时,问关键路径是什么,还问给出输入,* ?- a1 O  b! W3 Q. s( I; s
使得输出依赖于关键路径。(未知)* S  q# |- m/ O1 Z8 v# e5 P7 H
21、逻辑方面数字电路的卡诺图化简,时序(同步异步差异),触发器有几种(区别,优2 k8 z, E$ q- k, n# q' r
点),全加器等等。(未知)
1 e1 [5 G4 Q; X22、卡诺图写出逻辑表达使。(威盛VIA 2003.11.06 上海笔试试题)
, R9 A9 B# B  C9 S. R+ u23、化简F(A,B,C,D)= m(1,3,4,5,10,11,12,13,14,15)的和。(威盛)
: P! R* v! Q+ n, D- V5 b0 u24、please show the CMOS inverter schmatic,layout and its cross sectionwith P-
2 s) ^& C9 l" ^6 U# rwell process.Plot its transfer curve (Vout-Vin) And also explain the % C" M' j! ^9 @  n$ P6 b
operation region of PMOS and NMOS for each segment of the transfer curve? (威
7 i* t% W1 P8 o* @盛笔试题circuit design-beijing-03.11.09)& Q7 w, S  X0 `3 e8 |! ?- E! x
25、To design a CMOS invertor with balance rise and fall time,please define : q: {* a+ I5 f/ ]) @
the ration of channel width of PMOS and NMOS and explain?% `+ M9 O5 j/ A) q# ^
26、为什么一个标准的倒相器中P管的宽长比要比N管的宽长比大?(仕兰微电子)/ S, J% f1 A. ?4 V. y: q4 w
27、用mos管搭出一个二输入与非门。(扬智电子笔试)7 ?6 [$ c3 p6 p# l3 m
28、please draw the transistor level schematic of a cmos 2 input AND gate and
1 R! ~5 n4 D' H" `0 y! ^# bexplain which input has faster response for output rising edge.(less delay
/ h/ Z# _/ M- K, K5 ttime)。(威盛笔试题circuit design-beijing-03.11.09)
  y: T* t+ w3 d. b; W29、画出NOT,NAND,NOR的符号,真值表,还有transistor level的电路。(Infineon笔7 h2 ?1 j3 B, _" K" G
试)
. G( U' Q" C* Z30、画出CMOS的图,画出tow-to-one mux gate。(威盛VIA 2003.11.06 上海笔试试题)
& d- n5 ?  ~; w3 A  G31、用一个二选一mux和一个inv实现异或。(飞利浦-大唐笔试)
! d0 f6 W) Q; q3 d+ X) G: d32、画出Y=A*B+C的cmos电路图。(科广试题)
$ N6 I) s0 {/ M% j6 L33、用逻辑们和cmos电路实现ab+cd。(飞利浦-大唐笔试)$ Y0 i( f0 i% N+ P4 A
34、画出CMOS电路的晶体管级电路图,实现Y=A*B+C(D+E)。(仕兰微电子)
2 _2 O7 F( f. ]: C8 b35、利用4选1实现F(x,y,z)=xz+yz'。(未知)" N0 ?7 X7 P$ Q
36、给一个表达式f=xxxx+xxxx+xxxxx+xxxx用最少数量的与非门实现(实际上就是化1 V2 i! Y+ w, o4 Z4 `  o
简)。- X* p+ ~3 E7 I. x3 B9 x& w
37、给出一个简单的由多个NOT,NAND,NOR组成的原理图,根据输入波形画出各点波形。4 X; T8 `- Z, D6 r+ D- S, u; m; I/ L8 o
(Infineon笔试)1 W2 f/ Y& t4 b4 P" [
38、为了实现逻辑(A XOR B)OR (C AND D),请选用以下逻辑中的一种,并说明为什4 a# p& T7 f) p- O) \
么?1)INV   2)AND   3)OR   4)NAND   5)NOR   6)XOR  答案:NAND(未知)) @7 D- @/ [7 T; C# V+ \
39、用与非门等设计全加法器。(华为)! m1 F' L( [4 M& K/ W- }5 V
40、给出两个门电路让你分析异同。(华为)6 S( U* x* h8 W) Y* f
41、用简单电路实现,当A为输入时,输出B波形为…(仕兰微电子)6 F  [8 R5 h& S* X; Z, |
42、A,B,C,D,E进行投票,多数服从少数,输出是F(也就是如果A,B,C,D,E中1的个数比0
# ]. [) d1 H- Q* R$ ^/ U- E+ [! k多,那么F输出为1,否则F为0),用与非门实现,输入数目没有限制。(未知)- p8 j+ d: a( k# ]+ Q, C7 d
43、用波形表示D触发器的功能。(扬智电子笔试)
  `- o% |! Q/ M44、用传输门和倒向器搭一个边沿触发器。(扬智电子笔试)
: l8 o+ S/ m6 D45、用逻辑们画出D触发器。(威盛VIA 2003.11.06 上海笔试试题)
/ h* e' n+ U& e  }9 p! H, f46、画出DFF的结构图,用verilog实现之。(威盛)% M( Q8 ~% Q/ Z" N5 X  X: ]" g
47、画出一种CMOS的D锁存器的电路图和版图。(未知)7 _8 r) Y; ]/ Z6 w5 N6 [
48、D触发器和D锁存器的区别。(新太硬件面试)
) M8 ?  a5 E1 f9 P- I* S$ \49、简述latch和filp-flop的异同。(未知)% R% E+ N% }# s/ X2 A2 ~+ b
50、LATCH和DFF的概念和区别。(未知)
: J5 c2 y3 L! M) S2 k% G  _1 c2 Z51、latch与register的区别,为什么现在多用register.行为级描述中latch如何产生的。
& d7 h7 ]( z3 F. h! M$ f(南山之桥)
: l, V3 `; z; D7 i, z7 u. b6 C( x52、用D触发器做个二分颦的电路.又问什么是状态图。(华为): @6 k: g! h/ S4 s
53、请画出用D触发器实现2倍分频的逻辑电路?(汉王笔试)
7 a* q1 ^4 r/ B54、怎样用D触发器、与或非门组成二分频电路?(东信笔试)
& s$ d" E5 Y4 n8 R55、How many flip-flop circuits are needed to divide by 16?  (Intel) 16分频?$ w* w7 a  {! @3 E" n0 W8 y
56、用filp-flop和logic-gate设计一个1位加法器,输入carryin和current-stage,输出
5 q- V6 |% ]1 A) T' H& vcarryout和next-stage. (未知)8 z5 b: g  K/ y
57、用D触发器做个4进制的计数。(华为)% ?8 I, w& f5 p' I
58、实现N位Johnson Counter,N=5。(南山之桥)
1 F; C9 z1 s* R3 H8 ^  C- |5 y' U59、用你熟悉的设计方式设计一个可预置初值的7进制循环计数器,15进制的呢?(仕兰3 g' a0 {/ v8 D3 S. e% \
微电子)
% Y3 C: I  D: Y: d0 U60、数字电路设计当然必问Verilog/VHDL,如设计计数器。(未知)- t4 \" ~  \4 H% G1 F7 f
61、BLOCKING NONBLOCKING 赋值的区别。(南山之桥), ?4 F% b0 ?1 [9 R3 U' F* B
62、写异步D触发器的verilog module。(扬智电子笔试)
2 j; l7 M* e+ kmodule dff8(clk , reset, d, q);
* `6 \- V6 Y/ O+ m* Y5 D% O6 Q: sinput        clk;$ i) R. o( O: n( U9 z
input        reset;( D, h/ _# L( H* b9 R* F2 |
input  [7:0] d;
8 _7 h# F" O  k) W; a& h+ ?output [7:0] q;% P1 z. {4 `1 o! Y
reg   [7:0] q;
1 u, F% z+ {6 D/ l/ ?always @ (posedge clk or posedge reset)# h; S8 X( ?$ U3 u
   if(reset)7 o' C. W/ s5 L5 W4 i3 ]
     q <= 0;
$ a6 I6 |* P% w7 j' N, t   else* A6 p, D: k( v: E5 c
     q <= d;
4 p* _  q. Y6 M1 z* Q+ Kendmodule' M$ B& o$ j; c& r7 U
63、用D触发器实现2倍分频的Verilog描述? (汉王笔试)
6 |$ |6 \% d" [! b, Q! n8 imodule divide2( clk , clk_o, reset);
7 ?5 F4 |- \1 Z# M' H8 w  v   input     clk , reset;% p  w+ }" `5 |5 X: C
   output   clk_o;
2 W8 v4 Z1 B* }: D! @2 w   wire in;
/ C% ?/ A; c% U% ]; A2 creg out ;$ U7 b' Y$ a3 L- |
   always @ ( posedge clk or posedge reset)
: r9 ], X/ C# [- Y     if ( reset)& Q! o0 e- d. @7 |3 Z0 Y
       out <= 0;
$ `) O+ Z  `% A         else8 t5 V* z4 R- l) q
           out <= in;! E: Z' t; T+ ?4 K: j7 _
       assign in = ~out;1 H( W: a* R5 Q9 u
       assign clk_o = out;; X# m- T4 k! G/ M: b8 C
     endmodule
: x8 z, w, i, @' w, V64、可编程逻辑器件在现代电子设计中越来越重要,请问:a) 你所知道的可编程逻辑器/ s2 s% [/ `0 t) S* u) B' y
件有哪些? b) 试用VHDL或VERILOG、ABLE描述8位D触发器逻辑。(汉王笔试)# Y( N. M2 S' O
PAL,PLD,CPLD,FPGA。  k( t3 w; \/ N% T# r& s
module dff8(clk , reset, d, q);. N/ T& A6 \* x" k0 e6 d8 V
input        clk;2 c+ g; g- `& \8 H2 O# X+ ~
input        reset;0 h, Q* t- s" U" ^4 G
input   d;* d4 o  F2 @1 l" G& u
output  q;
: q9 F. K% o! Z+ Vreg q;( _3 _+ [% A( ^9 j% l
always @ (posedge clk or posedge reset)
8 J* i# c. A/ @9 V; v/ i   if(reset)5 X* F5 e% C9 I" p3 b. u5 b
     q <= 0;
1 ?# x7 B9 p0 m6 R; w   else
' w4 I$ k8 w7 n7 B) _     q <= d;
4 ]2 @. J, C( r7 n. Jendmodule
" S8 m+ X* M& S% Y0 m+ p& k65、请用HDL描述四位的全加法器、5分频电路。(仕兰微电子)
# r# L9 x  k6 d& ^* D0 n# t! r66、用VERILOG或VHDL写一段代码,实现10进制计数器。(未知)
$ z( ?$ ~# D8 U5 I1 x67、用VERILOG或VHDL写一段代码,实现消除一个glitch。(未知)) W, X+ m* f2 u1 _
68、一个状态机的题目用verilog实现(不过这个状态机画的实在比较差,很容易误解7 R4 b6 K1 v0 X, C' U4 t& Z
的)。(威盛VIA 2003.11.06 上海笔试试题)
8 ^! c8 ^8 e0 z69、描述一个交通信号灯的设计。(仕兰微电子)& V( f, Q) {4 o8 u: w; c( n
70、画状态机,接受1,2,5分钱的卖报机,每份报纸5分钱。(扬智电子笔试)
# h. U( U$ R  z' B& H71、设计一个自动售货机系统,卖soda水的,只能投进三种硬币,要正确的找回钱
7 L: @! b, T1 [$ H! N数。       (1)画出fsm(有限状态机);(2)用verilog编程,语法要符合fpga设计
* X) D9 J4 H. I* i5 K  a) X的要求。(未知)8 |  `9 J3 N; w# y+ N0 @
72、设计一个自动饮料售卖机,饮料10分钱,硬币有5分和10分两种,并考虑找零:(1)
3 z/ L, y1 b! M画出fsm(有限状态机);(2)用verilog编程,语法要符合fpga设计的要求;(3)设计- d; T! I. f- v( i
工程中可使用的工具及设计大致过程。(未知); A; y3 i+ ^' y
73、画出可以检测10010串的状态图,并verilog实现之。(威盛)
& u( j) D( n: h- _, X/ G74、用FSM实现101101的序列检测模块。(南山之桥)
8 a! y6 K- g0 Q, e( L, K* l1 Ca为输入端,b为输出端,如果a连续输入为1101则b输出为1,否则为0。. @% C8 j/ L0 `- i1 K3 x) w' e$ ~
例如a: 0001100110110100100110
7 r" J& {' L* P& U* ]1 ]! d       b: 0000000000100100000000
* h0 V% T" ^0 F8 X" q$ O& W$ k    请画出state machine;请用RTL描述其state machine。(未知)' q0 `. O+ Y% N# [' X8 V" O$ H
75、用verilog/vddl检测stream中的特定字符串(分状态用状态机写)。(飞利浦-大唐
, r- F  k" ^9 M+ S" q: h- d1 O6 x4 f笔试)7 m7 o1 G# {3 y+ L4 x; j
76、用verilog/vhdl写一个fifo控制器(包括空,满,半满信号)。(飞利浦-大唐笔试)
( l; _2 @0 Y! F. T77、现有一用户需要一种集成电路产品,要求该产品能够实现如下功能:y=lnx,其中,x5 P, x' J0 E8 n% L9 B0 t: q. F
为4位二进制整数输入信号。y为二进制小数输出,要求保留两位小数。电源电压为3~5v假8 A0 S- G, A- C" n4 D4 _# L
设公司接到该项目后,交由你来负责该产品的设计,试讨论该产品的设计全程。(仕兰微
' X, I; U5 k. \3 M' P  Q* k& e电子)
8 E. V0 G2 I( i, V% K# f78、sram,falsh memory,及dram的区别?(新太硬件面试)7 r& o7 H' F: Q  g8 ^. i
79、给出单管DRAM的原理图(西电版《数字电子技术基础》作者杨颂华、冯毛官205页图9
' Q, j% d+ l' o; o5 d6 w/ K; _-14b),问你有什么办法提高refresh time,总共有5个问题,记不起来了。(降低温
; h. O# {2 B7 e7 S1 e% P度,增大电容存储容量)(Infineon笔试)
+ _+ |5 r2 r. J/ X4 L80、Please draw schematic of a common SRAM cell with 6 transistors,point out
3 u+ p; M- K3 A* F& ?/ wwhich nodes can store data and which node is word line control? (威盛笔试题
0 Z9 r) L. q: h  `" f0 hcircuit design-beijing-03.11.09)
$ J7 L3 O8 H: Y4 u0 E81、名词:sram,ssram,sdram
; _; L. u/ S+ s6 c名词IRQ,BIOS,USB,VHDL,SDR
- o) X" I7 j& KIRQ:   Interrupt ReQuest/ D6 f9 j2 S$ ^! V4 c
BIOS:  Basic Input Output System
' D) p$ T" w/ ]* c7 HUSB:  Universal Serial Bus+ i& W: A" S+ ^4 m/ @/ a9 ~
VHDL: VHIC Hardware Description Language. h4 A1 K+ u5 B& ?6 N
SDR:  Single Data Rate2 O$ [/ c( o6 i* @$ w" G+ W
  压控振荡器的英文缩写(VCO)。
! f% V; G8 u% q6 `0 _$ H  动态随机存储器的英文缩写(DRAM)。
/ M6 s4 @& Y* Q! v名词解释,无聊的外文缩写罢了,比如PCI、ECC、DDR、interrupt、pipeline、+ g& l0 H! p5 t' D
IRQ,BIOS,USB,VHDL,VLSI VCO(压控振荡器) RAM (动态随机存储器),FIR IIR DFT(离散# L$ [! A& t5 @4 F
傅立叶变换)或者是中文的,比如:a.量化误差  b.直方图  c.白平衡
4 p8 U" I& B' a8 z
) @: j, f0 n$ J- E7 Q% A) K! J0 i____________________________________________________________________________
* i5 ]& H6 m( F+ E# k/ {4 D$ [                        IC设计基础(流程、工艺、版图、器件)
5 }' V% b) n. s1、我们公司的产品是集成电路,请描述一下你对集成电路的认识,列举一些与集成电路% {+ Z; F5 A* W2 e/ `
相关的内容(如讲清楚模拟、数字、双极型、CMOS、MCU、RISC、CISC、DSP、ASIC、FPGA/ ]8 w5 E' Y% r
等的概念)。(仕兰微面试题目)
$ }2 o% N$ d6 Q9 o, U2 O. l2、FPGA和ASIC的概念,他们的区别。(未知)
% f. K4 q# }% k3 c7 X答案:FPGA是可编程ASIC。
; D1 x8 q( L5 [$ j* X. J; fASIC:专用集成电路,它是面向专门用途的电路,专门为一个用户设计和制造的。根据一+ R: ?6 V' V! W/ R3 @
个用户的特定要求,能以低研制成本,短、交货周期供货的全定制,半定制集成电路。与2 q% T' |. u0 ?1 }: v5 @
门阵列等其它ASIC(Application Specific IC)相比,它们又具有设计开发周期短、设计
! L7 _# X! e2 n! ~/ U& k制造成本低、开发工具先进、标准产品无需测试、质量稳定以及可实时在线检验等优点# _, E/ y/ |: J$ Q
3、什么叫做OTP片、掩膜片,两者的区别何在?(仕兰微面试题目)
8 {) N8 t- G, U. m- f1 v4、你知道的集成电路设计的表达方式有哪几种?(仕兰微面试题目)
4 ^9 G) j6 |! f. o5、描述你对集成电路设计流程的认识。(仕兰微面试题目)
; ^9 k2 M6 N* ~5 S* ?- r. h  J: w6、简述FPGA等可编程逻辑器件设计流程。(仕兰微面试题目)
( z3 b, X7 @1 l0 B3 A7、IC设计前端到后端的流程和eda工具。(未知)
' x% \: O. U; h# N5 r  {8、从RTL synthesis到tape out之间的设计flow,并列出其中各步使用的tool.(未知)6 j5 L* B5 ]( G7 Y7 v
9、Asic的design flow。(威盛VIA 2003.11.06 上海笔试试题)- e3 H9 i' i8 `7 r; @& C
10、写出asic前期设计的流程和相应的工具。(威盛)* Z$ Y. A7 x* U# h2 C/ ?) M
11、集成电路前段设计流程,写出相关的工具。(扬智电子笔试)* Z  ?2 a* a8 t- a# H# \9 a9 w
先介绍下IC开发流程:
4 M6 h9 Q; P1 K1 Z  P1.)代码输入(design input)# `* v5 K+ b0 C5 E
用vhdl或者是verilog语言来完成器件的功能描述,生成hdl代码2 H, O% ]1 f. e$ t, H1 x
语言输入工具:SUMMIT   VISUALHDL
" {; p3 ^% |& U  j! y# `& v  Y            MENTOR   RENIOR
, M6 y0 H2 B$ G. x6 U图形输入:    composer(cadence); 5 r1 f8 Y8 j0 g# i; X8 {) W# A
            viewlogic (viewdraw)% e. ]2 Y3 y5 q0 j; L3 v
2.)电路仿真(circuit simulation)
. q5 q. Z2 `6 n+ L& K6 K将vhd代码进行先前逻辑仿真,验证功能描述是否正确
) m+ }( u; T$ D" O# D数字电路仿真工具:
  B2 i1 r/ r! x' Z    Verolog:  CADENCE     Verolig-XL% G* @% ~* t  n% X, P; h
               SYNOPSYS    VCS
; g5 w  ]* f. t  e6 a$ K5 u( v3 |               MENTOR      Modle-sim
( z4 R# B+ f9 g7 |# u# F6 Z     VHDL :    CADENCE     NC-vhdl- h6 g; O% S" `$ ~
               SYNOPSYS    VSS9 g7 r6 K$ @1 {! P2 H
               MENTOR      Modle-sim
4 \5 S$ k$ \* a9 |7 Z$ K+ M: a模拟电路仿真工具:
+ d! h( h/ ?# ?/ |+ u               ***ANTI HSpice pspice,spectre micro microwave:    eesoft : hp% k: b0 S7 J7 z: ?
3.)逻辑综合(synthesis tools)
$ r2 {! P/ K/ a) O! ~逻辑综合工具可以将设计思想vhd代码转化成对应一定工艺手段的门级电路;将初级仿真
" x5 l! \: f* Z9 H) o6 Y5 \中所没有考虑的门沿(gates delay)反标到生成的门级网表中,返回电路仿真阶段进行再
4 m. a* I0 ]8 I$ p7 A) d仿真。最终仿真结果生成的网表称为物理网表。( E8 b6 ^/ Y* r( p6 N
12、请简述一下设计后端的整个流程?(仕兰微面试题目). ~1 F+ H! R4 H' e3 a, a; v
13、是否接触过自动布局布线?请说出一两种工具软件。自动布局布线需要哪些基本元
; h& N& d3 I+ n7 v素?(仕兰微面试题目)
. k* i9 j9 b5 s9 o14、描述你对集成电路工艺的认识。(仕兰微面试题目): ~/ G6 m$ Y: K$ a& {
15、列举几种集成电路典型工艺。工艺上常提到0.25,0.18指的是什么?(仕兰微面试题0 O$ S3 K. ?1 f8 ^) p* W2 p; H
目)+ L! ?" ^2 e( n) W
16、请描述一下国内的工艺现状。(仕兰微面试题目)$ h' H: m# M4 p$ u
17、半导体工艺中,掺杂有哪几种方式?(仕兰微面试题目)/ K) c5 ]8 }# O1 W
18、描述CMOS电路中闩锁效应产生的过程及最后的结果?(仕兰微面试题目)
* H3 Z( J! I4 s19、解释latch-up现象和Antenna effect和其预防措施.(未知)4 v; P5 |/ C$ M9 z* T
20、什么叫Latchup?(科广试题)) J) r* B, z" c6 y4 T5 |
21、什么叫窄沟效应? (科广试题)1 \* `+ e# {" ]8 e- M1 h9 D* K; i' V
22、什么是NMOS、PMOS、CMOS?什么是增强型、耗尽型?什么是PNP、NPN?他们有什么差3 U) t' O& \) q2 ?+ r
别?(仕兰微面试题目); n' \! i& i" O/ U( `- T
23、硅栅COMS工艺中N阱中做的是P管还是N管,N阱的阱电位的连接有什么要求?(仕兰微7 Q: u. O3 }; Y  \3 ^4 |# J2 z
面试题目), V/ C& ?  p0 O
24、画出CMOS晶体管的CROSS-OVER图(应该是纵剖面图),给出所有可能的传输特性和转
( D0 b' [7 s9 G  U' ?移特性。(Infineon笔试试题)/ d: u7 P# i: G
25、以interver为例,写出N阱CMOS的process流程,并画出剖面图。(科广试题)
) _. [' K& N/ v5 Q6 O" g& \26、Please explain how we describe the resistance in semiconductor. Compare + Z* d. r) e- d- M
the resistance of a metal,poly and diffusion in tranditional CMOS process.(威/ \% ~& e4 I( x) l: @5 z, G3 q! ]2 B/ Z
盛笔试题circuit design-beijing-03.11.09)
/ j& s( l  d" D4 S: Y, v& D3 u  \27、说明mos一半工作在什么区。(凹凸的题目和面试)- B: S# G) ]) l) _7 I) K7 l3 R
28、画p-bulk 的nmos截面图。(凹凸的题目和面试)- }, {2 `" ~1 Q0 h
29、写schematic note(?), 越多越好。(凹凸的题目和面试)8 d/ O  j6 y* c( W7 d+ z5 \2 E
30、寄生效应在ic设计中怎样加以克服和利用。(未知). d7 E( @; q* U0 x5 d" C. G3 ]* n- q2 c
31、太底层的MOS管物理特性感觉一般不大会作为笔试面试题,因为全是微电子物理,公
& z8 |! j* c$ E式推导太罗索,除非面试出题的是个老学究。IC设计的话需要熟悉的软件: Cadence,
. |% N( @5 [, c2 i" O- \* ?Synopsys, Avant,UNIX当然也要大概会操作。
: h3 M; k5 J, _3 @32、unix 命令cp -r, rm,uname。(扬智电子笔试)- p/ L5 S6 Z+ L
3 z5 g# k1 ]) z) \1 m9 D
___________________________________________________________________________: |/ q0 x/ w- I" B" B
                          单片机、MCU、计算机原理
. q$ r- {; F  T; V# ]1、简单描述一个单片机系统的主要组成模块,并说明各模块之间的数据流流向和控制流
. l& d: ^  ]* Z8 x/ i8 i& E流向。简述单片机应用系统的设计原则。(仕兰微面试题目)
2 R' v4 t+ r/ O* C4 n1 a2、画出8031与2716(2K*8ROM)的连线图,要求采用三-八译码器,8031的P2.5,P2.4和
4 D5 `3 w2 N8 f0 T, M2 oP2.3参加译码,基本地址范围为3000H-3FFFH。该2716有没有重叠地址?根据是什么?若
2 n+ K8 d& {, y有,则写出每片2716的重叠地址范围。(仕兰微面试题目)3 b7 G) t: r( M% ?" \' a
3、用8051设计一个带一个8*16键盘加驱动八个数码管(共阳)的原理图。(仕兰微面试
. J7 r# m/ z. G) Y" z% m+ [1 G$ }1 X题目)- ~2 w3 I1 _- l: a! p. b$ F4 v, @
4、PCI总线的含义是什么?PCI总线的主要特点是什么? (仕兰微面试题目)7 p3 e4 Z. z9 M" w& B
5、中断的概念?简述中断的过程。(仕兰微面试题目)
4 [; s, F: e9 w1 {6、如单片机中断几个/类型,编中断程序注意什么问题;(未知)
; Z* i5 N6 J9 w/ A9 h6 L7、要用一个开环脉冲调速系统来控制直流电动机的转速,程序由8051完成。简单原理如
1 G3 T" z( \+ V) m# n7 `下:由P3.4输出脉冲的占空比来控制转速,占空比越大,转速越快;而占空比由K7-K0八3 i4 \$ N2 i, |8 ?9 I* X; L6 }
个开关来设置,直接与P1口相连(开关拨到下方时为"0",拨到上方时为"1",组成一个八
$ L/ f: m9 X* x  U8 V( w6 W% {位二进制数N),要求占空比为N/256。  (仕兰微面试题目)( d3 P; S* }$ C9 _5 z; j
?? 下面程序用计数法来实现这一功能,请将空余部分添完整。  3 u$ B1 M' d( P( }. G6 k4 v
?? MOV P1,#0FFH  $ J2 n  {# [8 T8 @+ W
?? LOOP1 :MOV R4,#0FFH    p. h2 G% [9 p3 _* j
?? --------  4 j" H5 y: M7 B4 c/ _6 f
?? MOV R3,#00H  ! V; z+ c0 s. ?2 I) v
?? LOOP2 :MOV A,P1  ) M9 U5 x- I5 s2 ^
?? --------  
1 W# J+ h; i: x?? SUBB A,R3  ! T% j! u0 Q4 {6 e8 t6 K2 p2 p4 w
?? JNZ SKP1  
* T( ~) y& p% ??? --------  
; b& A1 Z6 X' {: x' _4 v?? SKP1:MOV C,70H  
* s/ d, V& v* B7 ]! T0 G?? MOV P3.4,C  ! V3 O2 g, D8 m# i% |2 n
?? ACALL DELAY :此延时子程序略  
. U- z. ?0 Q# A4 c9 q9 q?? --------  0 o  d+ Y8 t- n) G5 d, M. z5 V
?? --------  : S. \( }' w% ], A4 q) k5 q
?? AJMP LOOP1  
( R2 U+ Y8 O' u7 @% T# r  v8、单片机上电后没有运转,首先要检查什么?(东信笔试题)
7 y/ O9 |: J' Q$ Q/ w' f9、What is PC Chipset? (扬智电子笔试)+ Q* v2 f1 @5 m3 @
芯片组(Chipset)是主板的核心组成部分,按照在主板上的排列位置的不同,通常分为
; E+ p/ Z: |% Q1 W$ p0 z8 ]$ F, T北桥芯片和南桥芯片。北桥芯片提供对CPU的类型和主频、内存的类型和最大容量、# D! h( s( r7 w
ISA/PCI/AGP插槽、ECC纠错等支持。南桥芯片则提供对KBC(键盘控制器)、RTC(实时时
# h* A  [3 Q& O2 ?5 @5 C钟控制器)、USB(通用串行总线)、Ultra DMA/33(66)EIDE数据传输方式和ACPI(高级
6 }. x2 k  F' L4 x; R; h# F) _能源管理)等的支持。其中北桥芯片起着主导性的作用,也称为主桥(Host Bridge)。0 f7 M: ?3 \4 h. h, {
  除了最通用的南北桥结构外,目前芯片组正向更高级的加速集线架构发展,Intel的  w: d  n. @  ?$ Z
8xx系列芯片组就是这类芯片组的代表,它将一些子系统如IDE接口、音效、MODEM和USB直
' ~- a4 g$ d& u$ M( r, H- i接接入主芯片,能够提供比PCI总线宽一倍的带宽,达到了266MB/s。/ D8 g0 t( e+ R( p% q
   10、如果简历上还说做过cpu之类,就会问到诸如cpu如何工作,流水线之类的问题。
* d0 q7 W6 t# k# c0 w4 w0 ~0 ^4 X(未知)* n; w; b- h3 o
11、计算机的基本组成部分及其各自的作用。(东信笔试题)
3 o- ^# b" n% o  p: z: m% r12、请画出微机接口电路中,典型的输入设备与微机接口逻辑示意图(数据接口、控制接
* D) o- m. r' h  H9 t+ @7 E口、所存器/缓冲器)。 (汉王笔试)
& |/ P8 G5 j; I9 I1 z13、cache的主要部分什么的。(威盛VIA 2003.11.06 上海笔试试题)
2 a) ]3 q2 W6 A$ S2 r+ E9 f14、同步异步传输的差异(未知)2 i" L1 P8 L# j9 U; G) F. }4 b8 v
15、串行通信与同步通信异同,特点,比较。(华为面试题)6 L3 O, Y0 ~! G; D: H2 X7 \
16、RS232c高电平脉冲对应的TTL逻辑是?(负逻辑?) (华为面试题)# \0 Z0 ]9 l+ T5 j

# q' K$ _6 o) X+ q# m___________________________________________________________________________5 A. X4 l1 H7 r
                                     信号与系统( c; h- ^. B8 q: S1 E4 U! k6 Y
1、的话音频率一般为300~3400HZ,若对其采样且使信号不失真,其最小的采样频率应为1 ~9 e- W0 D7 m- W, o7 u
多大?若采用8KHZ的采样频率,并采用8bit的PCM编码,则存储一秒钟的信号数据量有多
( O) A. |4 K6 m8 H5 `3 {. i大?(仕兰微面试题目)
! Q# y' S& j$ [: E( {) f2、什么耐奎斯特定律,怎么由模拟信号转为数字信号。(华为面试题)
+ Q8 }1 B' G4 F7 i- x2 |, c3、如果模拟信号的带宽为 5khz,要用8K的采样率,怎么办? (lucent) 两路?5 ^7 ?: D4 y- q% a
4、信号与系统:在时域与频域关系。(华为面试题)7 j+ j/ |! @. _9 S! e/ z) J5 L* y
5、给出时域信号,求其直流分量。(未知)0 Z! R, _: m' v0 u5 ]( H
6、给出一时域信号,要求(1)写出频率分量,(2)写出其傅立叶变换级数;(3)当波: s; o; ]) p  P0 N. \
形经过低通滤波器滤掉高次谐波而只保留一次谐波时,画出滤波后的输出波形。(未知)
! s; j0 x; P- m, s4 _' }7、sketch 连续正弦信号和连续矩形波(都有图)的傅立叶变换 。(Infineon笔试试题)
3 n5 z3 A3 l7 K8、拉氏变换和傅立叶变换的表达式及联系。(新太硬件面题)
0 j% k$ @. r( ^% V2 \1 y9 N& j* d- ^( v* a8 K- z. ^  F
_________________________________________________________________________& t/ I) h/ q( g& F5 w
                               DSP、嵌入式、软件等
7 i7 |; {7 f% Y, g1、请用方框图描述一个你熟悉的实用数字信号处理系统,并做简要的分析;如果没有,) Y. L4 a  y. d/ z, h# a9 x: K
也可以自己设计一个简单的数字信号处理系统,并描述其功能及用途。(仕兰微面试题
# ?0 y+ J- W6 q" b目)
+ y" c& V; z' g2 f; q2、数字滤波器的分类和结构特点。(仕兰微面试题目)' k# y+ [; R/ B' j3 I, @' ]
3、IIR,FIR滤波器的异同。(新太硬件面题)) F# U) j/ y- v. B
4、拉氏变换与Z变换公式等类似东西,随便翻翻书把如.h(n)=-a*h(n-1)+b*δ(n)  a.求h3 G3 V3 j, H7 u8 f, e( x6 L
(n)的z变换;b.问该系统是否为稳定系统;c.写出FIR数字滤波器的差分方程;(未知)
- K* {! Y, o4 O3 c$ V4 [1 L5、DSP和通用处理器在结构上有什么不同,请简要画出你熟悉的一种DSP结构图。(信威/ J+ m4 j: i" ], M$ b  H7 ^4 p
dsp软件面试题)
, K+ K9 m7 A" r# f6、说说定点DSP和浮点DSP的定义(或者说出他们的区别)(信威dsp软件面试题)
' `, L+ e. K' X1 g7、说说你对循环寻址和位反序寻址的理解.(信威dsp软件面试题)0 \. P6 A) A& q2 V+ Q
8、请写出【-8,7】的二进制补码,和二进制偏置码。用Q15表示出0.5和-0.5.(信威
5 X# t0 t* D! xdsp软件面试题)2 J9 \4 P" N7 e- T, z! q* p
9、DSP的结构(哈佛结构);(未知)! n: P" e1 y' c: r
10、嵌入式处理器类型(如ARM),操作系统种类(Vxworks,ucos,winCE,linux),操作系* v% q% [0 n+ X$ }# }6 D+ v( m
统方面偏CS方向了,在CS篇里面讲了;(未知)
* V, r4 P1 t' p, C3 {11、有一个LDO芯片将用于对手机供电,需要你对他进行评估,你将如何设计你的测试项
2 N" O& e0 B, T目?
$ U5 _$ t4 E' b9 X5 Y12、某程序在一个嵌入式系统(200M CPU,50M SDRAM)中已经最优化了,换到零一个系
6 H1 D* M; R* W5 l: V5 k( m  {统(300M CPU,50M SDRAM)中是否还需要优化? (Intel) 5 ^- f( b( v* [
13、请简要描述HUFFMAN编码的基本原理及其基本的实现方法。(仕兰微面试题目)
3 }7 i' `3 j4 W, w; T2 j& l0 S14、说出OSI七层网络协议中的四层(任意四层)。(仕兰微面试题目)- q) A2 _6 W- u# o) f6 z$ \# U
15、A)  (仕兰微面试题目)' D& h# P8 U  \9 _1 A
??#i nclude  ' l" r) q" m  S0 Q
??void testf(int*p)  0 d5 t) [6 U  \. E8 x
??{  % C0 P7 G* R. X- O& m1 |* Z* j" p
??*p+=1;  
8 W/ X3 \9 p/ p??}  5 `5 A5 i, {0 a- G, A& Z
??main()  0 Z% U6 S' H5 c" I. E8 W& a/ z: Q
??{  
6 Z1 |) L, j: o3 w# J+ I% D5 O??int *n,m[2];  ( W3 f* `) B0 O$ n1 M6 [& x
??n=m;  1 T+ D2 k9 A8 g, s4 ~% W' i
??m[0]=1;  ) I5 o: C0 q& V" k8 F
??m[1]=8;  
4 d4 B* Q0 n' O5 R. T" [??testf(n);  
3 I1 W) N2 L* B  ]+ f; b??printf("Data value is %d ",*n);  
# L  y7 _+ E5 `! h??}  
, j5 O( f* J! N8 K( h- M??------------------------------    Q9 B/ h1 L; T" P
??B)  
( h, r- d) @1 ~??#i nclude  2 j9 ~$ M4 u: v2 o5 {+ ^* T& F
??void testf(int**p)  6 N  j  f: v# X  b6 \! t" |
??{  
; e/ R( }6 r" B7 `??*p+=1;  % r# u9 Y* C$ `* Z+ o! b3 d" B
??}  
: ]1 G; c( m+ v1 ?# h' d7 J; A??main()  
' y9 ?( D3 q. f9 W. f3 e??{int *n,m[2];  
4 C  M6 X) c0 c5 z; U6 j* B, q??n=m;  
  @9 |. v% Q, l9 `  l7 b??m[0]=1;  
3 j, F: j: S$ ?7 l# k??m[1]=8;  ( @! v# A- R& t- s
??testf(&n);  4 f/ F( P! ]) o, m- J
??printf(Data value is %d",*n);  & y2 J) \9 x2 U6 B6 G( R
??}  
7 K+ S( `2 J- g+ E6 S??下面的结果是程序A还是程序B的?  5 f! l, X4 _2 J; [3 F2 V! C3 w
??Data value is 8  
" `0 u4 @" K' H9 F) }  t# @8 Q??那么另一段程序的结果是什么?  
/ v- d5 A5 V/ K% d# G16、那种排序方法最快? (华为面试题)0 Q6 X5 _7 H" k0 [+ w" U
17、写出两个排序算法,问哪个好?(威盛)/ c& J1 ^6 z9 N+ m# j
18、编一个简单的求n!的程序 。(Infineon笔试试题)
; t7 g( O' i$ M19、用一种编程语言写n!的算法。(威盛VIA 2003.11.06 上海笔试试题)$ t' b6 o7 j7 l! G
20、用C语言写一个递归算法求N!;(华为面试题)
3 Q7 W  j9 {6 D21、给一个C的函数,关于字符串和数组,找出错误;(华为面试题) " V0 |3 x9 Z  o& _) U: J" Z
22、防火墙是怎么实现的? (华为面试题)
( _, |4 H+ k$ A# W8 n* n23、你对哪方面编程熟悉?(华为面试题): L* E# r( Y- T2 c8 f/ k
24、冒泡排序的原理。(新太硬件面题)2 q5 G$ A$ M1 ?' e% y
25、操作系统的功能。(新太硬件面题)
: L7 b2 r8 d" C6 g6 @- s26、学过的计算机语言及开发的系统。(新太硬件面题)
0 h' M2 M2 K. Z0 `$ ~8 \& s27、一个农夫发现围成正方形的围栏比长方形的节省4个木桩但是面积一样.羊的数目和正" W& d- J* j& G2 f: R" N
方形围栏的桩子的个数一样但是小于36,问有多少羊?(威盛)
. D- q0 R/ V, y5 P3 N, r' F6 p& I28、C语言实现统计某个cell在某.v文件调用的次数(这个题目真bt) (威盛VIA 3 ^) M) z1 G1 Q; e
2003.11.06 上海笔试试题)0 E3 }* V) m( @. a% |
29、用C语言写一段控制手机中马达振子的驱动程序。(威胜)( i: ~/ j7 ]) x( E7 ~
30、用perl或TCL/Tk实现一段字符串识别和比较的程序。(未知)* b7 ]' K8 {( }  m  K) `; n
31、给出一个堆栈的结构,求中断后显示结果,主要是考堆栈压入返回地址存放在低端地& ^+ i" R2 x$ O
址还是高端。(未知)% w. ^( D2 Z3 S# M
32、一些DOS命令,如显示文件,拷贝,删除。(未知)
2 `# `( P) P; w; @" W33、设计一个类,使得该类任何形式的派生类无论怎么定义和实现,都无法产生任何对象
! j0 b6 e* p6 R3 a实例。(IBM)
& X% f7 Y+ ], a3 U4 E* ?5 b34、What is pre-emption? (Intel)4 Y8 m+ g" c; Y. C$ T
35、What is the state of a process if a resource is not available? (Intel)8 ~0 ^" v0 t4 l* u
36、三个 float a,b,c;问值(a+b)+c==(b+a)+c, (a+b)+c==(a+c)+b。(Intel)  
7 ]! j5 N0 ?3 D0 J- X' b37、把一个链表反向填空。  (lucent)/ X0 X) W! v. H' e& L
38、x^4+a*x^3+x^2+c*x+d 最少需要做几次乘法? (Dephi)
( a- q5 p+ e7 ?2 ?4 `
0 N! i4 l1 E) v____________________________________________________________________________
9 M2 {1 `* i. @                                  主观题9 \+ F2 T7 i4 y" s# Q+ T; G& Q
1、你认为你从事研发工作有哪些特点?(仕兰微面试题目)
& {5 [! f4 ?5 q# K. X2、说出你的最大弱点及改进方法。(威盛VIA 2003.11.06 上海笔试试题)4 m( s4 b. x# u6 |6 {) ?
3、说出你的理想。说出你想达到的目标。 题目是英文出的,要用英文回答。(威盛VIA
# _( v$ R4 P) ~4 m+ i. j3 _2003.11.06 上海笔试试题)
) k, Q3 m' ]3 Z- t4、我们将研发人员分为若干研究方向,对协议和算法理解(主要应用在网络通信、图象8 i. h! v6 j  o# e4 }/ {4 d
语音压缩方面)、电子系统方案的研究、用MCU、DSP编程实现电路功能、用ASIC设计技术
; ^" t: b  q4 k* b1 H3 x: V8 W8 x设计电路(包括MCU、DSP本身)、电路功能模块设计(包括模拟电路和数字电路)、集成
$ I% `7 g5 a5 N6 I9 p电路后端设计(主要是指综合及自动布局布线技术)、集成电路设计与工艺接口的研究。
. `2 T- a4 B) b, w# y0 }5 f, N你希望从事哪方面的研究?(可以选择多个方向。另外,已经从事过相关研发的人员可以
3 x' O6 D) D9 g详细描述你的研发经历)。(仕兰微面试题目)8 Y8 b- |  _7 K; c6 o& c
5、请谈谈对一个系统设计的总体思路。针对这个思路,你觉得应该具备哪些方面的知" a. F- e, m  h  S! t
识?(仕兰微面试题目)8 h$ I% {' d9 B) U; X* w. F
6、设想你将设计完成一个电子电路方案。请简述用EDA软件(如PROTEL)进行设计(包括4 ?, l& o4 `) Y$ C7 ~% m
原理图和PCB图)到调试出样机的整个过程。在各环节应注意哪些问题?电源的稳定,电* p& `  N- W; n
容的选取,以及布局的大小。(汉王笔试)
+ L7 I/ B  M, X1 T" m; b7 K
" `  g' }9 ^: V$ |2 t1 A+ d3 g共同的注意点/ ]; u7 I& b9 J3 a0 I$ }* k" q
1.一般情况下,面试官主要根据你的简历提问,所以一定要对自己负责,把简历上的东西
; Y: q6 _/ i3 Z1 z搞明白;
0 h, h+ x7 H; \' E  b2.个别招聘针对性特别强,就招目前他们确的方向的人,这种情况下,就要投其所好,尽% l. f& m4 q* Z# K# e3 w
量介绍其所关心的东西。
# d; g; a! r  j& i3.其实技术面试并不难,但是由于很多东西都忘掉了,才觉得有些难。所以最好在面试前. _) m3 E' A9 `9 l& M* p
把该看的书看看。0 T7 K, I* B# L
4.虽然说技术面试是实力的较量与体现,但是不可否认,由于不用面试官/公司所专领域) Z: G) E% I- l! O! O; W. G5 V3 L
及爱好不同,也有面试也有很大的偶然性,需要冷静对待。不能因为被拒,就否认自己或
6 j, ]3 a, T* g& o3 B# v8 |责骂公司。: C- b. Y$ E+ x4 F
5.面试时要take it easy,对越是自己钟情的公司越要这样。
发表于 2006-3-27 18:47 | 显示全部楼层
太谢谢楼猪了   这些课程都是我们专业的主修课程啊:'(~~% \' S7 ]! M* F
7 G9 O% C  A" ?' \1 ]( W% d5 t9 o
真不知道楼猪是哪里找到的资料呵~
回复

使用道具 举报

发表于 2006-3-27 19:32 | 显示全部楼层
:L,好长,看完都晕死了。
回复

使用道具 举报

 楼主| 发表于 2006-3-27 21:01 | 显示全部楼层
呵呵,看着这些看看自己掌握了多少. d3 H6 T+ \8 M* F( c4 j
至少这些是比较常考的
回复

使用道具 举报

发表于 2006-3-27 21:04 | 显示全部楼层
比较恐怖
回复

使用道具 举报

发表于 2006-3-27 21:31 | 显示全部楼层
好多不会做!!
回复

使用道具 举报

发表于 2006-3-27 23:34 | 显示全部楼层
仕兰微电子的题好难哦
回复

使用道具 举报

 楼主| 发表于 2006-3-27 23:38 | 显示全部楼层
有些题目是难了点$ A$ @) q1 }0 m- ?( W
笔试是这样的
3 ]0 U: B/ t$ \不是所有都懂答的
回复

使用道具 举报

发表于 2006-3-28 01:39 | 显示全部楼层
看过了,不过没有答案,很多不会做!
回复

使用道具 举报

发表于 2006-3-28 14:17 | 显示全部楼层
自己读电子的,,,却发现好多不懂...晕...我这四年好像白过了...
回复

使用道具 举报

发表于 2006-3-28 14:26 | 显示全部楼层
好像忘了,好惨,得补一补
回复

使用道具 举报

发表于 2006-3-28 14:30 | 显示全部楼层
一道都不会.
回复

使用道具 举报

您需要登录后才可以回帖 登录 | 加入后院

本版积分规则

QQ|Archiver|手机版|小黑屋|广告业务Q|工大后院 ( 粤ICP备10013660号 )

GMT+8, 2025-10-4 13:58

Powered by Discuz! X3.5

Copyright © 2001-2024 Tencent Cloud.

快速回复 返回顶部 返回列表